发明名称 片上变压器布置
摘要 本发明公开了一种集成电路,其需要片上端接电阻器来最小化来自外部信号源所供给的输入信号的反射。在充当集成电路的输入端子的两个接合焊盘之间施加输入信号。第一接合焊盘通过第一片上电感器耦合到第一片上端接电阻器。第二接合焊盘通过第二片上电感器耦合到第二片上端接电阻器。这两个片上电感器以相对于施加的输入信号而言的互感是负值的变压器配置来布置。在操作过程中,该片上变压器布置有效地将共模信号短路到片上端接电阻器并有效地将差模信号与片上端接电阻器阻隔开。有效带宽和共模抑制性能利用上述的片上变压器布置而得到了改善。
申请公布号 CN101290932A 申请公布日期 2008.10.22
申请号 CN200810092531.2 申请日期 2008.04.18
申请人 美国国家半导体公司 发明人 O·希德里;R·C·塔夫脱
分类号 H01L27/02(2006.01);H01F38/14(2006.01) 主分类号 H01L27/02(2006.01)
代理机构 北京纪凯知识产权代理有限公司 代理人 沙捷
主权项 1.一种布置成接收输入信号的集成电路布置,其中所述输入信号包括共模部分和差模部分,所述集成电路包括:第一接合焊盘,其被耦合到所述集成电路的第一端口;第二接合焊盘,其被耦合到所述集成电路的第二端口,其中所述第一端口和所述第二端口被布置成接收所述输入信号;第一端接阻抗,其被耦合在第一节点和公共节点之间;第二端接阻抗,其被耦合在第二节点和所述公共节点之间,其中所述公共节点被布置为接地参考电位;片上变压器布置,其包括耦合在所述第一接合焊盘和所述第一节点之间的第一电感器以及耦合在所述第二接合焊盘和所述第二节点之间的第二电感器,其中所述第一电感器与所述第二电感器互感耦合,所述片上变压器被布置成使得所述输入信号的所述共模部分通过所述第一和第二电感器被有效地经由所述第一和第二端接阻抗短路到所述接地参考电位,并且所述片上变压器还被布置成使得所述输入信号的所述差模部分有效地与所述第一和第二端接电阻器阻隔开。
地址 美国加利福尼亚