发明名称 一种采样保持电路
摘要 本发明公开了一种采样保持电路,包括运算放大器、采样电容Cs、附加电容C1、第一开关S1、第二开关S2、第三开关S3和第四开关S4;采样电容Cs的上极板接运算放大器的反相输入端,底极板接第一开关S1,采样保持电路的输入电压通过第一开关S1和采样电容Cs接运算放大器的反相输入端;附加电容C1的上极板接运算放大器的同相输入端,底极板接固定电平,采样保持电路的输入电压通过第四开关S4和附加电容C1接固定电平;采样保持电路的输入电压通过S1和S3接运算放大器的输出端,通过S1、采样电容Cs和S2接运算放大器的输出端,并通过S4接运算放大器的同相输入端。本发明有效的降低了采样保持电路的功耗。
申请公布号 CN101281792A 申请公布日期 2008.10.08
申请号 CN200710065177.X 申请日期 2007.04.05
申请人 中国科学院微电子研究所 发明人 郑晓燕;周玉梅
分类号 G11C27/02(2006.01);H03M1/12(2006.01) 主分类号 G11C27/02(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 周国城
主权项 1. 一种采样保持电路,其特征在于,该采样保持电路包括一运算放大器、一采样电容Cs、一附加电容C1、第一开关S1、第二开关S2、第三开关S3和第四开关S4;所述采样电容Cs的上极板接运算放大器的反相输入端,底极板接第一开关S1,所述采样保持电路的输入电压通过第一开关S1和采样电容Cs接运算放大器的反相输入端;所述附加电容C1的上极板接运算放大器的同相输入端,底极板接固定电平,所述采样保持电路的输入电压通过第四开关S4和附加电容C1接固定电平;所述采样保持电路的输入电压通过第一开关S1和第三开关S3接运算放大器的输出端,通过第一开关S1、采样电容Cs和第二开关S2接运算放大器的输出端,并通过第四开关S4接运算放大器的同相输入端。
地址 100029北京市朝阳区北土城西路3号
您可能感兴趣的专利