发明名称 噪声抑制电路
摘要 设有:在第一导电线(3)上设有相互磁耦合的第一和第二电感器(21、22);其一端与第一和第二电容器(31、32)的另一端连接,同时另一端接地的第三电感器;以及在第二导电线(4)上相互磁耦合的第四和第五电感器(24、25)。考虑到各电感器之间的耦合系数k1~k6的值实际小于1,特别是第三电感器(23)的电感L3以耦合系数k1~k6小于1为条件,设定为与实际耦合系数k1~k6的值对应的值,由此得到所要噪声衰减特性。从而,即便在导电线上设置的多个电感器之间存在磁耦合,也能得到良好的衰减特性。
申请公布号 CN100401612C 申请公布日期 2008.07.09
申请号 CN200610073350.6 申请日期 2006.03.31
申请人 TDK株式会社 发明人 铃木满成;平林宪幸;齐藤义广
分类号 H02J3/01(2006.01);H02M1/12(2006.01);H04B3/54(2006.01) 主分类号 H02J3/01(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 杨凯;刘宗杰
主权项 1.一种抑制在第一和第二导电线上传输的噪声的噪声抑制电路,其特征在于设有:在所述第一导电线上相互串联地插入,且相互磁耦合的第一和第二电感器;其一端连接在所述第一电感器和所述第二电感器之间的第一电容器;其一端与所述第一电容器的另一端连接的同时另一端接地,并与所述第一电容器共同构成第一串联电路的第三电感器;在所述第二导电线上相互串联地插入,且相互磁耦合的第四和第五电感器;以及其一端与所述第四电感器和所述第五电感器之间连接的同时另一端与所述第三电感器的与所述第一电容器连接的一端连接,并与所述第三电感器共同构成第二串联电路的第二电容器,所述第一电感器和所述第二电感器构成的组与所述第四电感器和所述第五电感器构成的组相互磁耦合,所述第三电感器的电感L3满足如下条件:L3=(M1+M5)/2;其中,M1=k1(L1·L2)1/2;M5=k5(L1·L5)1/2;L1:所述第一电感器的电感;L2:所述第二电感器的电感;L5:所述第五电感器的电感;k1:所述第一和第二电感器的耦合系数;k5:所述第一和第五电感器的耦合系数。
地址 日本东京