发明名称 |
延迟电路以及延迟方法 |
摘要 |
本发明提供一种延迟电路以及延迟方法,所述延迟电路包含:第一延迟模块,具有第一延迟链,且第一延迟链具有至少一延迟级;延迟量测单元,耦合于第一延迟模块,用于量测第一延迟链的第一延迟量以及第二延迟量,其中第一延迟量以及第二延迟量分别对应第一数目的延迟级以及第二数目的延迟级;以及错误判断单元,耦合于延迟量测单元,用于根据第一和第二延迟量,判断第一延迟链是否具有延迟错误。本发明的延迟电路通过检测延迟量可判断是否具有延迟错误,从而避免了现有技术的问题。而且,根据本发明的延迟电路也可作为普通延迟电路使用,更增加了本发明的实用性。 |
申请公布号 |
CN101325410A |
申请公布日期 |
2008.12.17 |
申请号 |
CN200810110168.2 |
申请日期 |
2008.06.13 |
申请人 |
联发科技股份有限公司 |
发明人 |
马昌博;刘元卿 |
分类号 |
H03K5/14(2006.01);G01R31/319(2006.01) |
主分类号 |
H03K5/14(2006.01) |
代理机构 |
北京三友知识产权代理有限公司 |
代理人 |
任默闻 |
主权项 |
1.一种延迟电路,其特征在于,所述延迟电路包括包含:第一延迟模块,具有第一延迟链,且所述第一延迟链具有至少一延迟级;延迟量测单元,耦合于所述第一延迟模块,用于量测所述第一延迟链的第一延迟量以及第二延迟量,其中所述第一延迟量以及所述第二延迟量分别对应第一数目的延迟级以及第二数目的延迟级;以及错误判断单元,耦合于所述延迟量测单元,用于根据所述第一延迟量和所述第二延迟量判断所述第一延迟链是否具有延迟错误。 |
地址 |
台湾省新竹科学工业园区 |