发明名称 游程解码、反扫描、反量化和反变换的方法及装置
摘要 一种游程解码、反扫描、反量化和反变换的方法及装置,属于视频解码技术领域。本发明从变长解码FIFO中读出象素块中一个系数的游程、幅度和块结束标志;进行反量化,得到变换系数及其有效信号;组织存储器阵列,以游程值作为计数初值,以变换系数或0作为输入,控制存储器阵列进行链式移动存储,并不断读入新的系数,直至完成一个块的游程解码和反扫描。从存储器阵列中读出行数据,进行一维行反变换,其结果经过转置操作后并行输出,进行一维列反变换,输出残差系数。本发明中游程解码、反量化、反扫描和反变换共用一个可配置存储器阵列,节省了保存中间结果所需的存储空间,同时将游程解码、反量化和反扫描并行处理,提高了处理速度。
申请公布号 CN100442853C 申请公布日期 2008.12.10
申请号 CN200610027166.8 申请日期 2006.06.01
申请人 上海交通大学 发明人 赵策;周大江;刘佩林
分类号 H04N7/26(2006.01);H04N7/30(2006.01);G06T9/00(2006.01) 主分类号 H04N7/26(2006.01)
代理机构 上海交达专利事务所 代理人 王锡麟;王桂忠
主权项 1.一种游程解码、反扫描、反量化和反变换的方法,其特征在于,包括以下步骤:第一步,接收变长解码输出的游程Run值、幅度Level值;第二步,对幅度Level值进行反量化,得到变换系数及其有效信号;第三步,组织存储器阵列,重复进行链式移动存储,直至完成一个块内所有系数的并行游程解码和反扫描;其中的组织存储器阵列操作,即组织与象素块中系数一一对应的寄存器单元,按照象素块大小和系数位置,组成行列数目相同的存储器阵列,其行数据从第一行并行读出,从最后一行并行输入;其列数据从第一列并行输出,从最后一列并行输入;串行输入数据从第一个寄存器单元输入;其中的链式移动存储操作,即按顺序排列一组寄存器单元,每一次操作时,即将前一个寄存器单元中的数值赋给后一个寄存器单元,链式移动存储的输入赋给第一个寄存器单元;其中的并行游程解码和反扫描操作,即首先初始化存储器阵列,然后以游程Run值作为初始值进行计数,控制存储器阵列按照扫描顺序进行链式移动存储,每进行一次,计数值减少1,直到减小为0时停止;当变换系数有效时,选择其作为链式移动存储的输入数据,否则选择0;第四步,从存储器阵列中并行读出反扫描后变换系数块的行数据,进行一维行反变换,并同时保存结果;第五步,经过转置操作后,按列并行读出行反变换结果,进行一维列反变换,输出残差系数;第六步,将存储器阵列初始化,开始进行下一个象素块的处理;其中的存储器阵列初始化操作,即一种自动清零操作,在并行读取列数据时,即将全零数据依次存入,在列反变换完成时,即已完成初始化操作。
地址 200240上海市闵行区东川路800号