发明名称 在节能模式下运行时减少CPU和总线功率
摘要 一种处理系统包括总线和处理器,其核心被约束为具有不低于一个或多个总线时钟信号频率的最低一个的预定倍数的一个或多个核心时钟信号频率。在节能模式下,所述处理器能生成一些频率下的一个或多个核心时钟信号,以使最低核心时钟信号频率低于性能模式下一个或多个总线时钟信号频率的最低一个的预定倍数。处理器可以通过生成一个或多个总线时钟信号以使节能模式下的总线时钟信号频率的最低一个低于性能模式下总线时钟信号频率的最低一个来实现此目的。
申请公布号 CN100437436C 申请公布日期 2008.11.26
申请号 CN200480008212.9 申请日期 2004.02.18
申请人 英特尔公司 发明人 O·卡恩
分类号 G06F1/32(2006.01) 主分类号 G06F1/32(2006.01)
代理机构 上海专利商标事务所有限公司 代理人 李玲
主权项 1.一种在节能模式下降低功耗的装置,包括:用于接收第一时钟信号的处理器核心,所述第一时钟信号具有至少一个第一时钟频率;多个时钟分频器,用于从系统时钟信号产生多个第二时钟信号,每个第二时钟信号具有多个第二时钟频率中的一个,从而无论所述第一时钟信号或所述第二时钟信号的变化如何,都可以保持所述第一时钟频率与第二时钟频率之间有一个固定的比率;耦合于所述处理器核心的总线接口,用于接收多个第二时钟信号,其中所述总线接口用所述多个第二时钟信号来生成和采样耦合到总线接口的总线的控制信号、地址信号、和数据信号;以及频率控制器,用于改变所述多个时钟分频器的分频因子。
地址 美国加利福尼亚州