发明名称 上电时序测试装置及方法
摘要 本发明公开一种上电时序测试装置,包括复杂可编程逻辑器件,其分别连接时钟产生电路及并行单片机。并行单片机分别连接控制装置及显示装置。复杂可编程逻辑器件内含寄存器。还公开利用该测试装置进行测试的方法,包括:通过插槽或插板从主板引出测试信号;复杂可编程逻辑器件采集待测试信号的跳变沿,并以第一个跳变沿为参考点,以时钟产生电路产生的脉冲作为参考时钟计算出其他信号跳变沿与第一个有跳变沿信号的跳变沿的时间差值,然后将该时间差值存在其寄存器中;并行单片机读取寄存器中的时间差值,按控制装置设定的输出条件输出至显示装置,并驱动显示装置按控制装置设定的显示格式显示该时间差值。本发明操作方便,而且产品成本低廉。
申请公布号 CN100435107C 申请公布日期 2008.11.19
申请号 CN200610008788.6 申请日期 2006.02.11
申请人 深圳市顶星数码网络技术有限公司 发明人 张能军
分类号 G06F11/22(2006.01) 主分类号 G06F11/22(2006.01)
代理机构 深圳市德力知识产权代理事务所 代理人 林才桂
主权项 1.一种上电时序测试装置,其特征在于:它包括复杂可编程逻辑器件(10),其分别连接时钟产生电路(20)及并行单片机(30),该并行单片机(30)还分别连接控制装置(40)和显示装置(50),该复杂可编程逻辑器件(10)包括寄存器,复杂可编程逻辑器件(10)用于采集待测试信号的跳变沿,以第一个跳变沿为参考点,以时钟产生电路(20)产生的脉冲作为参考时钟,计算出其他信号跳变沿与第一个有跳变沿信号的跳变沿的时间差值,并将该时间差值存在其寄存器中,然后并行单片机(30)读取复杂可编程逻辑器件(10)的寄存器中的时间差值,根据控制装置(40)设定的并行单片机(30)的输出条件输出至显示装置(50),并驱动显示装置(50)按控制装置(40)设定的时间差值的显示格式来显示该时间差值。
地址 518040广东省深圳市福田区车公庙泰然工业园201栋东8楼