发明名称 全数字接收机符号定时同步装置
摘要 一种数字通信系统技术领域的全数字接收机符号定时同步装置,包括:包括:内插器、采样时钟频率误差估计模块、环路滤波器、内插控制器、采样时钟相位误差计算模块、采样相位选择控制器,系统过采样的样值作为内插器的输入;内插器输出的调整后的样值结果作为采样时钟相位误差计算模块的输入,用以找到正确的采样点位置;采样相位选择控制器发出指令控制下采样器,使其在最佳时刻完成抽样;下采样器输出的结果作为采样时钟频率误差估计模块的输入,用以计算采样钟频偏;内插控制器根据环路滤波器馈入的采样钟频偏值控制内插器的工作过程,实现对采样值的正确修正。本发明环路结构较简单,易于在数字域上由硬件实现。
申请公布号 CN101299657A 申请公布日期 2008.11.05
申请号 CN200810039561.7 申请日期 2008.06.26
申请人 上海交通大学 发明人 戴文怡;杨峰;钱良;翁志远;韩书平
分类号 H04L7/00(2006.01);H04J1/06(2006.01) 主分类号 H04L7/00(2006.01)
代理机构 上海交达专利事务所 代理人 王锡麟;王桂忠
主权项 1.一种全数字接收机符号定时同步装置,其特征在于,包括内插器、采样时钟频率误差估计模块、环路滤波器、内插控制器、采样时钟相位误差计算模块、采样相位选择控制器,其中:内插器,用于在数字域通过内插滤波器对采样值进行修正,使得收发两端时钟频率相等;采样时钟频率误差估计模块,用于提取收发两端时钟频率偏差值;环路滤波器,用于跟踪采样钟频率偏差值;内插控制器,用于计算滤波器的内插参数,控制内插器工作过程;下采样器,用于对过采样信号样值进行抽取;采样时钟相位误差计算模块,用于估计最佳采样点位置;采样相位选择控制器,用于确保采样在最佳时刻进行,使误码率最小;上述各模块之间的信号传递关系为:系统过采样的样值作为内插器的输入;内插器输出的调整后的样值结果作为采样时钟相位误差计算模块的输入,用以找到正确的采样点位置;采样相位选择控制器发出指令控制下采样器,使其在最佳时刻完成抽样;下采样器输出的结果作为采样时钟频率误差估计模块的输入,用以计算采样钟频偏;内插控制器根据环路滤波器馈入的采样钟频偏值控制内插器的工作过程,实现对采样值的正确修正。
地址 200240上海市闵行区东川路800号