发明名称 微处理器系统总线与微处理器接口总线转换装置及方法
摘要 本发明公开了一种微处理器系统总线与MPI总线转换装置及方法,实现微处理器通过系统总线与外围器件的MPI总线进行数据通信。该装置中,控制信号处理模块用于接收控制总线发送的控制信号,在控制信号中的读操作信号或者写操作信号有效时,使MPI总线上的片选信号有效;读写操作模块用于在写操作信号有效时,接收并存储数据总线发送的第一并行数据,在读操作信号有效时,将存储的第二并行数据发送到数据总线上;并行与串行数据转换模块用于在写操作信号有效时,将第一并行数据逐位依次发送到MPI总线上;在读操作信号有效时,从MPI总线上接收与数据总线位数相同的一组串行数据并逐位依次存储到读写操作模块中,形成第二并行数据。
申请公布号 CN101299207A 申请公布日期 2008.11.05
申请号 CN200810115115.X 申请日期 2008.06.17
申请人 北京星网锐捷网络技术有限公司 发明人 毕明
分类号 G06F13/38(2006.01);G06F13/40(2006.01) 主分类号 G06F13/38(2006.01)
代理机构 北京同达信恒知识产权代理有限公司 代理人 李娟
主权项 1、一种微处理器系统总线与微处理器接口总线转换装置,其特征在于,包括:控制信号处理模块:用于接收微处理器通过控制总线发送的控制信号,在所述控制信号中的读操作信号或者写操作信号有效时,使外围器件的微处理器接口MPI总线上的片选信号有效;读写操作模块:用于在所述控制信号中的写操作信号有效时,接收并存储微处理器通过数据总线发送的第一并行数据,在所述控制信号中的读操作信号有效时,将存储的第二并行数据发送到所述数据总线上;并行与串行数据转换模块:用于在所述控制信号中的写操作信号有效时,将所述读写操作模块中存储的第一并行数据逐位依次发送到所述MPI总线的数据输入信号线上,在所述控制信号中的读操作信号有效时,从所述MPI总线的数据输出信号线上接收与所述数据总线位数相同的一组串行数据并逐位依次存储到所述读写操作模块中,形成所述第二并行数据。
地址 100036北京市海淀区复兴路33号翠微大厦东1106