发明名称 |
用于互补时钟的存储器 |
摘要 |
在有控制器和多个存储单元一起安装在母板上的存储器中,高速操作是依靠抑制反射引起的波形畸变来执行的,因为,当控制器执行关于存储模块上的存储单元的写/读数据时发生信号反射,控制器和存储单元中包括了有源终止器单元。这些有源终止器单元,为了终止存储单元中的这些总线,这些有源终止器单元供数据总线和/或时钟总线用。当要接收数据时,为控制器和存储单元提供的有源终止器单元可进入无源状态。 |
申请公布号 |
CN100431046C |
申请公布日期 |
2008.11.05 |
申请号 |
CN200410095088.6 |
申请日期 |
2002.09.05 |
申请人 |
尔必达存储器股份有限公司 |
发明人 |
船场诚司;西尾洋二 |
分类号 |
G11C11/401(2006.01);G11C11/4063(2006.01);G11C11/409(2006.01);H01L27/108(2006.01);H01L21/8242(2006.01) |
主分类号 |
G11C11/401(2006.01) |
代理机构 |
中科专利商标代理有限责任公司 |
代理人 |
戎志敏 |
主权项 |
1.一种用于互补时钟的存储器,包括:时钟控制器,用来发送互补时钟;一对时钟总线,其端点连到时钟控制器,以发送互补时钟;多个存储单元,与时钟总线对电连接,其中,时钟总线对的一端连到时钟控制器,相反的一端连到终止电阻器,这样,时钟总线对由微分耦合终止。 |
地址 |
日本东京都 |