发明名称 |
半导体存储器 |
摘要 |
本发明提供一种半导体存储器,该半导体存储器不通过控制寄存器设置可以从同步模式中的功率下降状态转换到异步模式,并且其不需要额外电路。通过根据预先输入的状态选择信号而选择其电平在功率下降状态改变的内部信号或其电平在功率下降状态不变的内部信号,并且将选择的内部信号传送到同步/异步模式设置部件,状态选择部件选择该半导体存储器是否应该从功率下降状态转换到同步模式中的待机状态或异步模式中的待机状态;其中其电平在功率下降状态中改变的该内部信号是用于内部电源电路的起动信号。根据状态选择部件的选择,同步/异步模式设置部件产生用于使该半导体存储器在同步模式和异步模式之间转换的信号。 |
申请公布号 |
CN100429723C |
申请公布日期 |
2008.10.29 |
申请号 |
CN200410063484.0 |
申请日期 |
2004.07.06 |
申请人 |
富士通株式会社 |
发明人 |
古贺彻;川久保智广;神田达哉 |
分类号 |
G11C11/407(2006.01);H01L21/822(2006.01);H01L27/04(2006.01) |
主分类号 |
G11C11/407(2006.01) |
代理机构 |
隆天国际知识产权代理有限公司 |
代理人 |
经志强;潘培坤 |
主权项 |
1、一种半导体存储器,其对于外部时钟具有同步操作模式或异步操作模式,该半导体存储器包括:一同步/异步模式设置部件,用于产生使该半导体存储器在该同步操作模式和该异步操作模式之间转换的信号;以及一状态选择部件,用于通过根据预先输入的状态选择信号而选择其电平在功率下降状态改变的内部信号或其电平在功率下降状态不变的内部信号,并将选择的内部信号传送到该同步/异步模式设置部件,选择该半导体存储器是否应该从该功率下降状态转换到该同步模式中的待机状态或该异步模式中的待机状态;其中其电平在功率下降状态中改变的该内部信号是用于内部电源电路的起动信号。 |
地址 |
日本神奈川县川崎市 |