发明名称 驱动主动矩阵显示器的位移暂存器系统
摘要 本发明要旨在于一个可顺序致能群组位移暂存器的时钟控制电路,以使功率消耗大幅降低。其中,群组乃返一启动,而且,如非正在操作中的群组即不消耗功率;位移暂存器群组中两相邻组间的传递方式改变,不同组间的时钟重叠,以使操作稳定。
申请公布号 TW245012 申请公布日期 1995.04.11
申请号 TW083105067 申请日期 1994.06.03
申请人 财团法人工业技术研究院 发明人 陈明道;涂能平
分类号 G09G3/36;H03K5/135 主分类号 G09G3/36
代理机构 代理人
主权项 1.一个输出多重顺序控制信号的位移暂存器系统, 包含: 一组以上的位移暂存器;上述的每一组位移暂存器 包含一 个在该组中用以传送资料信号的时钟信号;一个时 钟控制 电路,产生一个以上的上述的控制信号,以顺序供 给上述 的一组以上的位移暂存器;每一个时钟信号包含一 定数目 的时钟脉冲,该数目超过上述的一组位移暂存器中 的暂存 器数目,以与相邻的组间产生重叠时钟脉冲。2.如 申请专利范围第1项中的位移暂存器系统,其中所 述 的控制信号输出以驱动主动矩阵显示系统的行电 极。3.如申请专利范围第1项中的位移暂存器系统, 其中所述 的控制电路,包含:一个频率切割器,将主时钟频率 切割 成第二组时钟脉冲,脉冲宽度等于传道上述的资料 信号至 上述的一组位移暂存器组的时间;一个顺序器,用 以产生 时序信号以顺序控制上述的位移暂存器不同的时 钟;一个 时钟产生器,自上述的第二组时钟脉冲及上述的顺 序器的 输出,产生上述的重叠时钟脉冲。4.如申请专利范 围第3项的位移暂存器系统,其中所述的 频率切割器系为一涟波计数器。5.如申请专利范 围第3项的位移暂存器系统,其中所述的 顺序器包含一群位移暂存器。6.如申请专利范围 第4项的位移暂存器系统,其中所述的 顺序器的位移暂存器级数与上述的组数相同。7. 如申请专利范围第1项的位移暂存器系统,其中所 述的 时钟控制产生器产生多于上述的每一组中位移暂 存器级数 2个时钟脉冲。8.如申请专利范围第7项的位移暂存 器系统,其中所述的 时钟控制产生器包含数个设定/清除栓锁。9.如申 请专利范围第1项的位移暂存器系统,其中所述的 一组位移暂存器级系为主从式正反器,而且,其设 定乃由 上述的时钟控制电路输出决定,在上述的一组中的 位移暂 存器包含:第一装置,在上述的时钟控制电路的输 出导通 时,产生第一上述的顺序控制信号输出;第二装置, 在上 述的时钟控制电路的输出关闭后,产生第二上述的 顺序控 制信号输出;第三装置,产生一个资料输出信号,以 输入 下一个位移暂存器。10.如申请专利范围第9项的位 移暂存器系统,其中所述 的每一个主从式正反器包含2个交连反相器,由传 输闸输 入,由上述的时钟控制产生器所产生的时钟所控制 。11.如申请专利范围第9项的位移暂存器系统,其 中所述 的第一装置,包含一个双输入逻辑闸,其输入乃为 上述的 资料输出及主从式正反器之主区域输出;其中所述 的第二 装置,包含一个第二双输入逻辑闸,其输入为上述 的资料 输出及从主从式正反器主区域的反向输出。图一 系前案中 主动矩阵显示装置电极驱动电路之电路图。图二 系说明图 一电路操作之不同波形。图三系主动矩阵显示装 置驱动电 路的另一前案,用以降低功率消耗。图四系说明如 图三所 示的电路操作之波形。图五系就本发明之时钟控 制驱动电 路之方块图:图5(a)系在驱动电路中的涟波计数器; 图5( b)系在驱动电路中的位移暂存器;图5(c)系在不同位 移暂 存器组间产生时钟信号之栓锁电路。图六系在本 发明中由 时钟控制电路驱动之位移暂存器组方块图。图七 系说明本 发明操作之波形图。图八系一组位移暂存器的电 路图,其 由重叠时钟所控制。图九系用本发明重叠时钟所 产生的位
地址 新竹县竹东镇中兴路四段一九五号