发明名称 用于U介面中之脉冲整形器
摘要 一种供整体服务数位网路(ISDN)U介面使用之脉冲整形器(Pulse Shaper),系由一全差勤切换电容积分器(FullyDifferential Switched-Capacitor Integrator) 、一取样-保持电路(Sample-Hold Circuit)一低通滤波与电话线推动器、二非重叠脉冲产生器、一控制时脉产生器、所构成,其中该脉冲整形器能将所输入的2BlQ码,利用全差动切换电容积分器,转换成5个阶梯状的波形,积分器后为一取样-保持电路,能去除掉全差动切换电容积分器所产生的高频突波 (Spike) ,并且改善其输出信号的线性度(Linearity),最后再利用低通滤波器以及电话线推动器处理,以使得输出信号合乎ANSI T1 5.3.2.1以及5.3.2.2所规范的类比波形。
申请公布号 TW330003 申请公布日期 1998.04.11
申请号 TW086211316 申请日期 1997.07.08
申请人 旺宏电子股份有限公司 发明人 林显峰;陈志荣;杨文福
分类号 H03K5/01 主分类号 H03K5/01
代理机构 代理人 林志诚 台北巿南京东路三段一○三号十楼
主权项 1.一种用于U介面中之脉冲整形器,系由一全差动电容切换积分器、一取样-保持电路、二非重叠脉冲产生器、一控制时脉产生器、一低通滤波与电话线推动器所构成,利用该控制时脉产生器将输入的2B1Q数位码,经非重叠脉冲产生器传送给全差动电容切换积分器,同时控制该非重叠脉冲产生器,以使得该二非重叠脉冲产生器分别提供非重叠时脉给全差动电容切换积分器以及取样-保持电路,全差动电容切换积分器将所输入的信号转换成五阶梯形状的波形,利用取样-保持电路去除掉高频杂讯,最后低通滤波与电话线推动器将其信号作低通滤波处理并传送到电话线上,其特征为:对+3.-3.+1.-1的2B1Q输入码,利用控制时脉产生器,分别产生相对的三倍频率正相时序、三倍频率负相时序、一倍频率正相时序、一倍频率负相时序,以使得输出波形能合乎ANSI的规格。2.如申请专利范围第1项所述之用于U介面中之脉冲整形器,其中该全差动电容切换积分器包含一运算放大器、一组积分电容、一组开关电容,该组开关电容接收非重叠脉冲产生器所输入的非重叠时脉,以进行必要的开关动作,将输入的信号经该组开关电容对该组电容进行充放电操作,配合该运算放大器作积分处理,并输出五阶梯状的波形给下一级的取样-保持电路。3.如申请专利范围第2项所述之用于U介面中之脉冲整形器,其中该组积分电容包含二电容,分别当作二输入端反馈电容,而该组开关电容包含8个开关和2个电容。4.如申请专利范围第1项所述之用于U介面中之脉冲整形器,其中该低通滤波与电话线推动器包含一运算放大器、一组电容、一组电阻,以过滤掉其输入信号中的高频杂讯,其中该组电容包含三个电容,而该组电容包含六个电阻,以达到低通滤波以及将信号推动到电话线的功能。图示简单说明:第一图为ANSI所规范的电压信号图。第二图为第一图的能量频谱密度图。第三图(A)-(C)为本创作的电路示意图。第四图(A)-(B)为本创作的输出波形图。第五图(A)-(C)为本创作对单一资料的输出信号之HSPICE模拟图。第六图为第五图HSPICE模拟之能量频谱密度图。第七图(A)-(C)为本创作对多笔资料的输出信号之HSPICE模拟图。第八图为第七图HSPICE模拟之能量频谱密度图。
地址 新竹科学工业园区研新三路三号