发明名称 处理器设计中用于动态功率管理的系统和方法
摘要 提出了一种处理器设计中用于动态功率管理的系统和方法。流水线级的停滞检测逻辑检测停滞条件,并发送信号到空闲检测逻辑,以关断流水线的寄存器时钟。停滞检测逻辑还监视下游流水线级的停滞条件,并且当下游流水线级也处在停滞条件时指示空闲检测逻辑关断流水线级的寄存器。另外,当流水线级的停滞检测逻辑从下游流水线级或从它本身的流水线单元检测到停滞条件时,流水线级的停滞检测逻辑通知上游流水线级关断它的时钟,从而节省更多的功率。
申请公布号 CN101268432A 申请公布日期 2008.09.17
申请号 CN200680034188.5 申请日期 2006.09.11
申请人 国际商业机器公司 发明人 C·M·阿伯纳西;J·J·德蒙特;R·豪尔;R·A·菲尔豪沃;D·西皮
分类号 G06F1/32(2006.01);G06F9/38(2006.01) 主分类号 G06F1/32(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 赵冰
主权项 1.一种计算机实施的方法,包括:检测在一个流水线级内的停滞条件,该流水线级被包括在多个流水线级内;响应于所述检测,激活停滞信号到空闲控制逻辑;以及根据所述停滞信号的激活,通过使用空闲控制逻辑关断加到被包括在该流水线级中的一个或多个寄存器的时钟。
地址 美国纽约