发明名称 |
嵌入式处理器系统及其数据操作方法 |
摘要 |
本发明公开了一种嵌入式处理器系统及其数据操作方法。所述嵌入式处理器系统包括:处理器,执行指令和读写操作;高速缓冲存储器,连接在处理器和主存储器之间,为处理器提供高速数据存取;通用写缓存器,连接在处理器与主存储器之间,存储处理器中可缓存的写数据;替换写缓存器,连接在高速缓冲存储器与主存储器之间,存储高速缓冲存储器内被替换的脏数据并在命中后与高速缓冲存储器进行数据替换。本发明在嵌入式处理器系统内采用分离写缓存实现牺牲高速缓存的功能,提高cache命中率,从而提高处理器的读写能力。 |
申请公布号 |
CN100419715C |
申请公布日期 |
2008.09.17 |
申请号 |
CN200510101852.0 |
申请日期 |
2005.11.25 |
申请人 |
华为技术有限公司 |
发明人 |
董杰明;夏晶 |
分类号 |
G06F12/12(2006.01) |
主分类号 |
G06F12/12(2006.01) |
代理机构 |
深圳市顺天达专利商标代理有限公司 |
代理人 |
郭伟刚;蔡晓红 |
主权项 |
1. 一种嵌入式处理器系统的数据操作方法,其特征在于,包括:在处理器读/写操作地址可高速缓存时,比较处理器读/写操作地址与高速缓冲存储器内的标签,并比较所述处理器读/写操作地址与替换写缓存器内的地址;所述替换写缓存器命中时,用替换写缓存器内命中的数据块替换高速缓冲存储器内的数据块。 |
地址 |
518129广东省深圳市龙岗区布吉坂田华为总部办公楼 |