主权项 |
1.一种藉由唯读记忆体元件存取记忆模组组态码的装置,其包含有:一唯读记忆体阵列,储存复数组记忆体模组组态码,该复数组记忆体模组组态码,系相对应于不同规格之记忆体模组;一选择电路,此选择电路可根据一外部讯号源而产生一对应之资料组;以及,一解码电路,可接受该选择电路所输出之资料组,并将其解码后得出一相对应的输出,以在唯读记忆体阵列中选择出某一对应的记忆体模组组态码。2.如申请专利范围第1项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中更包括有一控制逻辑电路,系控制存放于唯读记忆体阵列中记忆体模组组态码之读取。3.如申请专利范围第1项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中所述之选择电路系包含:一分压电路,该分压电路系由一外部分压电阻与一内部分压电阻组成;该外部讯号源系藉由改变外部分压电阻之电阻値而在分压电路中得出一对应之电压;以及,一比较器,该比较器系由复数个运算放大器所组成,其功能为侦测分压电路之电压,并将比较后所得到之该资料组输出至解码器。4.如申请专利范围第1项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中所述之选择电路系包含:一分压电路,该分压电路系由一外部分压电阻与一内部分压电阻组成,该外部讯号源系藉由改变外部分压电阻之电阻値而在分压电路中得出一对应之电压;以及,一类比数位转换器,该类比数位转换器系侦测分压电路之电压,并将此类比电压转换为数位式输出之该资料组后送至解码器。5.如申请专利范围第1项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中所述之选择电路系包含有:复数个多工单元,每一多工单元系包含一多功器与一保险丝电路,各多功器的一端系延伸出该唯读记忆体元件以供接受该外部讯号源,藉由在外部讯号源施加电压,以选择性地促使某多工单元之保险丝烧断,并依据不同之保险丝电路烧断组合来决定该资料组输出至解码器。6.如申请专利范围第5项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中所述之选择电路更包含有:一降压电路,该降压电路之输入端接自一烧入控制脚,其输出端则接至多功器之一控制端,该电路为复数个二极体所串接,藉由在该烧入控制脚施加一预设相对较高之电压,可使多功器之控制端接受降压后之电压讯号,进而启动多功器使保险丝电路连通于外部讯号源。7.如申请专利范围第5项所述之藉由唯读记忆体元件存取记忆模组组态码的装置,其中所述之选择电路更包含有:一开关组,系防止烧入控制脚输入的高电压破坏控制逻辑电路,当烧入控制脚输入的高电压升高到某一定値时可将此开关组关闭,以防止高电压直接接至控制逻辑电路。8.如申请专利范围第5项所述藉由唯读记忆体元件存取记忆模组组态码的装置中所述之保险丝电路系接于多功器之一第一输出端与解码器之输入端间。图式简单说明:图一 为习用DRAM Module示意图。图二 为习用EEPROM之防写接脚接地状态示意图。图三 为本发明MASK ROM内部方块图。图四 为本发明之选择电路使用分压电路与由运算放大器组成之比较器之电路图。图五 为本发明之选择电路使用分压电路与类比数位转换器之电路图。图六 为本发明之选择电路使用多功单元与降压电路及开关组之电路图。 |