发明名称 | 测试序列优化方法以及设计工具 | ||
摘要 | 公开了一种用于定义测试序列以测试包括集成电路的多个电子设备的方法。定义了设备的参考组(110),之后使在所述组中的设备经受考虑之下的所有可用测试(120)。收集针对每个测试的测试结果,从中提取针对设备组的测试的故障覆盖度量(130)。接下来,计算每个测试的测试益处(140),该测试益处是所述测试的故障覆盖度量和测试持续时间之间的比。通过基于测试益处将测试反复添加至测试序列来构建所述测试序列(160),直到所述测试序列的整个故障覆盖达到预定阈值(170)。因此,获得了在测试成本方面进行了优化的测试序列。 | ||
申请公布号 | CN101243324A | 申请公布日期 | 2008.08.13 |
申请号 | CN200680029793.3 | 申请日期 | 2006.08.17 |
申请人 | NXP股份有限公司 | 发明人 | 贝特朗·J·L·范德韦尔;沙吉·克瑞史南 |
分类号 | G01R31/3183(2006.01) | 主分类号 | G01R31/3183(2006.01) |
代理机构 | 中科专利商标代理有限责任公司 | 代理人 | 朱进桂 |
主权项 | 1.一种方法,用于定义用来测试多个设备的多个测试中的测试序列,所述方法包括:将每个测试应用到多个设备的一部分(110;120);针对每个应用的测试,从所述一部分中的每个设备收集测试结果(120);根据针对每个应用的测试而收集的测试结果,确定所述一部分的故障覆盖度量(130);根据另一等式,计算针对每个应用的测试的测试益处,所述另一等式包括测试的故障覆盖度量除以测试的测试执行时间(140);以及通过将第一测试添加至测试序列来定义所述序列,所述第一测试具有符合预定标准的测试益处(150,330)。 | ||
地址 | 荷兰艾恩德霍芬 |