发明名称 |
包括配置为执行复矢量指令的集群式SIMD微体系结构的可编程数字信号处理器 |
摘要 |
本发明公开了一种包括集群式SIMD微体系结构的可编程数字信号处理器,其包括多个加速器单元、处理器核心和复数计算单元。每个加速器单元可以被配置来执行一个或多个专用的功能。所述处理器核心包括可以被配置来执行整数指令的整数执行单元。所述复数计算单元可以被配置来执行复矢量指令。所述复数计算单元可以包括第一和第二集群式执行流水线。所述第一集群式执行流水线可以包括被配置来执行第一复矢量指令的一个或多个复数运算逻辑单元数据路径。所述第二集群式执行流水线可以包括被配置来执行第二复矢量指令的一个或多个复数乘加器数据路径。 |
申请公布号 |
CN101238455A |
申请公布日期 |
2008.08.06 |
申请号 |
CN200680029257.3 |
申请日期 |
2006.08.09 |
申请人 |
科莱索尼克公司 |
发明人 |
安德斯·尼尔松;埃里克·特尔;达克·刘 |
分类号 |
G06F15/78(2006.01);G06F17/16(2006.01) |
主分类号 |
G06F15/78(2006.01) |
代理机构 |
北京三友知识产权代理有限公司 |
代理人 |
黄纶伟 |
主权项 |
1.一种数字信号处理器,该处理器包括:多个加速器单元,每个加速器单元被配置为执行一个或多个专用功能;耦合到所述多个加速器单元的处理器核心,其中该处理器核心包括被配置为执行整数指令的整数执行单元;以及耦合到所述多个加速器单元的复数计算单元,其中该复数计算单元被配置为执行复矢量指令;其中所述复数计算单元包括第一集群式执行流水线和第二集群式执行流水线,所述第一集群式执行流水线包括被配置为执行第一复矢量指令的一个或多个复数运算逻辑单元数据路径,所述第二集群式执行流水线包括被配置为执行第二复矢量指令的一个或多个复数乘加器数据路径。 |
地址 |
瑞典林科平 |