发明名称 存取N端口存储器M个存储器地址的方法及N端口存储器
摘要 本发明涉及一种可允许N端口存储器的M个存储器地址被同时存取的存储器电路及方法,N和M为自然数,且M大于N。将以第一频率传送的M个存储器地址汇聚为以第二频率传送的N组存储器地址,其中在每一组存储器地址内的存储器地址串联排列,且第二频率高于第一频率;针对每一组存储器地址,在读取操作或写入操作时,根据该组存储器地址,通过依序存取N端口存储器产生一组输出数据或存储一组输入数据,其中N端口存储器以第二频率运作;以及在读取操作时,依序接收以第二频率传送的N组输出数据,并且将N组输出数据转换为以第一频率传送的M个平行的输出数据。通过这种方式高阶多端口存储器可被低阶多端口存储器或单端口存储器所替代。
申请公布号 CN101231877A 申请公布日期 2008.07.30
申请号 CN200710147206.7 申请日期 2007.08.30
申请人 联发科技股份有限公司 发明人 黄毓文;徐志玮;郭志辉
分类号 G11C7/10(2006.01) 主分类号 G11C7/10(2006.01)
代理机构 北京市柳沈律师事务所 代理人 葛宝成;黄小临
主权项 1.一种N端口存储器电路,可允许M个存储器地址被同时存取,N以及M皆为自然数,且M大于N,该M个存储器地址以第一频率输入,该N端口存储器电路包含:向上取样逻辑单元,以该第一频率接收输入信号并且以第二频率产生输出信号,以便将并联的该M个存储器地址转换为串联的N组存储器地址;N端口存储器,以该第二频率运作,用以依序接收该N组存储器地址,并且输出N组输出数据;以及向下取样逻辑单元,用以依序从该N端口存储器接收该N组输出数据,并且以该第一频率平行输出M个输出数据。
地址 中国台湾新竹科学工业园