发明名称 |
差错控制的方法和存储器系统 |
摘要 |
本发明涉及一种差错控制的方法和存储器系统。更具体地,涉及一种双层差错控制协议检测子行层上的差错,并且利用整行码字校正差错。这使系统能读取小段的编码数据,并且在接受它之前检查差错,在检测到差错的情况下,将读取整个码字以便纠错。 |
申请公布号 |
CN101231891A |
申请公布日期 |
2008.07.30 |
申请号 |
CN200810001928.6 |
申请日期 |
2008.01.03 |
申请人 |
国际商业机器公司 |
发明人 |
路易斯·A.·拉斯特拉斯-蒙塔诺;韩俊生;迈克尔·R.·特朗布利 |
分类号 |
G11C29/40(2006.01) |
主分类号 |
G11C29/40(2006.01) |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
马浩 |
主权项 |
1.一种用于存储器允许子行访问的差错控制方法,包括步骤:将存储器中的一个数据行分成多个数据子行;将码的第一层加到所述多个数据子行中的每一个,所述码的第一层为所述多个数据子行中的每一个提供局部保护;将码的第二层加到所述数据行,所述码的第二层为所述多个数据子行提供全局保护;取回一个或多个数据子行,其中所访问的数据子行可位于不同的数据行,并且多个子行可被并行取回;利用所述第一层码检测数据子行中的差错;以及利用所述第二层码校正数据子行中的差错。 |
地址 |
美国纽约 |