摘要 |
1. Способ параллельного логического суммирования аналоговых сигналов слагаемых эквивалентных двоичной системе счисления, включающий поразрядное выполнение преобразований в «i» разряде аналоговых сигналов слагаемых ni и mi, которые принимают либо условно высокий или активный уровень, либо условно низкий сигнал или неактивный уровень, при этом из входных аналоговых сигналов nи mлогически формируют аналоговые сигналы второй промежуточной суммы S , посредством функций f(&)-И и формирмируют условно положительный выходной аналоговый сигнала суммы +Si, отличающийся тем, что в «i» разряде одновременно формируют как уловно положительный +S , так и условно отрицательный выходной аналоговый сигнал -Si посредством эквивалентных логических преобразований входных аналоговых сигналов ±nи ±m«i» разряда, которые являются выходными аналоговыми сигналами логического дифференцирования аналоговых сигналов слагаемых nи m, при этом дополнительно в «i» разряде логически формируют измененный по уровню аналоговый сигнал первой промежуточной логической суммы , посредством функций f(})-ИЛИ-НЕ из входных аналоговых сигналов ±nи ±m, которые соответствуют условным знакам либо положительным, либо отрицательным и аналогового сигнала второй промежуточной суммы S «i-1» разряда противоположного знака, который затем логически объединяют посредством функции f(})-ИЛИ с аналоговым сигналом второй промежуточной суммы S своего знака, а логически сформированный выходной аналоговый сигнал + одного знака с измененным по уровню посредством функции f()-НЕ и аналогичный сигнал - , но другого знака, логически преобраз |