发明名称 一种用于写存储单元的方法和电路
摘要 一种方法(400)和电路(300)写一个存储单元(210)。该方法(400)将一脉冲串(370)加到已连接到该存储单元(210)的写线上。不预定在脉冲串(370)中的脉冲的数目。该方法(400)将在存储单元(210)的输入侧上的值与参考值比较,其中,存储单元(210)的输入侧提供写操作完成的指示。最好如果在写线上的值超过所述参考值,该方法(400)响应比较步骤,中断在写线上的脉冲串(370)。脉冲最好是宽度窄、幅度大。该方法可以任选地对脉冲串(370)中的脉冲的数目进行计数,并且如果脉冲数目超过预定的最大数,中断在写线上的脉冲串和/或声明该单元不能使用。该电路(300)包括一个脉冲串发生器(310)和一个比较器(330)。
申请公布号 CN100392756C 申请公布日期 2008.06.04
申请号 CN02126529.1 申请日期 2002.07.19
申请人 惠普公司 发明人 L·T·特兰;M·沙马
分类号 G11C7/00(2006.01);G11C16/06(2006.01) 主分类号 G11C7/00(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;王勇
主权项 1.一种用于写存储单元(210)的方法(400),该方法(400)包括:在连接到存储单元(210)的写线上激发(420)脉冲串(370),其中,不预定在脉冲串(370)中的脉冲的数目;将参考值与在存储单元(210)的输入侧上的值进行比较(430),其中,存储单元(210)的输入侧提供写操作完成的指示;以及响应比较步骤,中断在写线上的脉冲串;所述方法还包括:对在写线上的脉冲串中的脉冲的数目进行计数(440、450)。
地址 美国加利福尼亚州