发明名称 |
用于指令高速缓存踪迹生成的设备和方法 |
摘要 |
一个独成一体的一级指令高速缓存,其中某些行可以包含踪迹,在相同的同余类中的其它行可包含与常规高速缓存线一致的指令块。使用高度准确的分支经历表(BHT)来预计要采用或不采用指令分支。将预计不采用的分支追加到踪迹缓冲器中,根据在提取缓冲器中的剩余的指令来构造下一个基本块。预计要采用的分支冲洗剩余的提取缓冲器,使用分支目标地址寄存器(BTAC)来确定下一个地址。 |
申请公布号 |
CN101187860A |
申请公布日期 |
2008.05.28 |
申请号 |
CN200710149015.4 |
申请日期 |
2007.09.04 |
申请人 |
国际商业机器公司 |
发明人 |
理查德·W·多英;戈登·T·戴维斯;MVV·A·克里什纳;埃里克·F·鲁宾逊;杰弗里·R·萨默斯;布雷特·奥尔森;约翰·D·杰布希;萨梅德·W·萨塞伊 |
分类号 |
G06F9/38(2006.01);G06F12/08(2006.01) |
主分类号 |
G06F9/38(2006.01) |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
黄小临 |
主权项 |
1.一种设备,包括:计算机系统中央处理器;分层存储器,操作地连接到所述中央处理器并由此可存取,所述分层存储器具有一级高速缓存,在可互换的位置中存储顺序指令的常规高速缓存线和预测分支指令的踪迹高速缓存线;电路,操作地连接到所述分层存储器,并且产生要存储在所述一级高速缓存中的数据,所述电路区分常规高速缓存线和踪迹高速缓存线。 |
地址 |
美国纽约阿芒克 |