发明名称 ANALOG/DIGITAL-UMSETZERBAUELEMENT DES VERBESSERTEN ZEITVERSCHACHTELUNGSTYPS UND DAS BAUELEMENT VERWENDENDES SCHNELLES SIGNALVERARBEITUNGSSYSTEM
摘要
申请公布号 AT395748(T) 申请公布日期 2008.05.15
申请号 AT20050819765T 申请日期 2005.12.22
申请人 ANRITSU CORPORATION 发明人 FUSE, MASAAKI;SEKIYA, HITOSHI
分类号 H03M1/10;H03M1/12 主分类号 H03M1/10
代理机构 代理人
主权项
地址
您可能感兴趣的专利