发明名称 |
滤波器电路 |
摘要 |
一种滤波器电路,它具有复数模块和激励部分。该复数模块具有:第一模块端部谐振器;与所述第一模块端部谐振器耦合的第一谐振器;与所述第一谐振器耦合的第二谐振器;与所述第二谐振器耦合的第三谐振器;与所述第三谐振器耦合的第四谐振器;以及与所述第四谐振器耦合的第二模块端部谐振器。在所述第一模块端部谐振器和所述第二模块端部谐振器之间的耦合、在所述第一谐振器和所述第四谐振器之间的耦合以及在所述第二谐振器和所述第三谐振器之间的耦合同相。所述复数模块和激励部分为单通路耦合。 |
申请公布号 |
CN100385731C |
申请公布日期 |
2008.04.30 |
申请号 |
CN200410006748.9 |
申请日期 |
2004.02.26 |
申请人 |
株式会社东芝 |
发明人 |
相贺史彥;桥本龙典;寺岛喜昭;山崎六月;福家浩之;加屋野博幸 |
分类号 |
H01P1/203(2006.01) |
主分类号 |
H01P1/203(2006.01) |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
吴丽丽 |
主权项 |
1.一种滤波器电路,它包括:一复数模块,包括:第一端部谐振器;与所述第一端部谐振器耦合的第一谐振器;与所述第一谐振器耦合的第二谐振器;与所述第二谐振器耦合的第三谐振器;与所述第三谐振器耦合的第四谐振器;以及与所述第四谐振器耦合的第二端部谐振器,其中,所述第一端部谐振器和所述第二端部谐振器之间的耦合、所述第一谐振器和所述第四谐振器之间的耦合、以及所述第二谐振器和所述第三谐振器之间的耦合同相;一实数/纯虚数模块,包括:第三端部谐振器;与所述第三端部谐振器耦合的第五谐振器;与所述第五谐振器耦合的第六谐振器;与所述第六谐振器耦合的第七谐振器;与所述第七谐振器耦合的第八谐振器;以及与所述第八谐振器耦合的第四端部谐振器,其中,在所述第三端部谐振器和所述第四端部谐振器之间的耦合、所述第五谐振器和所述第八谐振器之间的耦合、以及所述第六谐振器和所述第七谐振器之间的耦合中,一组相邻耦合同相,其中,通过单通路使所述复数模块与所述实数/纯虚数模块耦合。 |
地址 |
日本东京都 |