发明名称 电路布置、具体是锁相环、及其相应方法
摘要 为了进一步开发一种具体是用于亚时钟或亚像素精度的相位测量和相位产生的锁相环的电路布置(100)以及相应方法,以便在时间至数字转换器之后不提供时钟倍频器锁相环,以及在数字斜坡振荡器或离散时间振荡器与数字至时间转换器之间不提供模拟延迟线和信号除法器单元,其中在数字环境中易受到噪声和接地反弹影响的模拟电路更少,提出了如下布置:至少一个相位测量单元(10);被提供有相位检测器单元(30)的至少一个输出信号(deltaphi)的至少一个环路滤波器单元(40;40’);被提供有环路滤波器单元(40;40’)的至少一个输出信号的至少一个数字斜坡振荡器单元或离散时间振荡器单元(50;50’),其中所述至少一个输出信号具体是至少一个递增量(inc),将数字斜坡振荡器单元或离散时间振荡器单元(50;50’)的至少一个寄存器单元(54;54’)的状态信号(dtostatus)作为输入信号反馈至相位检测器单元(30);以及至少一个数字至时间转换器单元(60,62;60’,62’),被提供有数字斜坡振荡器单元或离散时间振荡器单元(50;50’)的至少一个输出信号(dtoco),并产生至少一个输出信号(ho1,ho2)。
申请公布号 CN101160722A 申请公布日期 2008.04.09
申请号 CN200680012887.X 申请日期 2006.04.13
申请人 NXP股份有限公司 发明人 乌里希·莫尔曼;蒂莫·吉赛尔曼;埃德温·舍佩恩登克;弗兰克·勃兰特;伦德特·阿尔贝图斯·迪克·范登布罗埃克
分类号 H03L7/099(2006.01);H03L7/091(2006.01) 主分类号 H03L7/099(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 朱进桂
主权项 1.一种电路布置(100),具体是用于亚时钟或亚像素精度的相位测量和相位产生的锁相环,其特征在于包括:-至少一个相位测量单元(10),具体包括:--被提供有至少一个输入信号(ha)的至少一个时间至数字转换器单元(20;20’),以及--被提供有时间至数字转换器单元(20;20’)的至少一个输出信号(tdc_out)的至少一个相位检测器单元(30);-被提供有相位检测器单元(30)的至少一个输出信号(delta_phi)的至少一个环路滤波器单元(40;40’);-被提供有环路滤波器单元(40;40’)的至少一个输出信号的至少一个数字斜坡振荡器单元或离散时间振荡器单元(50;50’),其中所述至少一个输出信号具体是至少一个递增量(inc),将数字斜坡振荡器单元或离散时间振荡器单元(50;50’)的至少一个寄存器单元(54;54’)的状态信号(dto_status)作为输入信号反馈至相位检测器单元(30);以及-至少一个数字至时间转换器单元(60,62;60’,62’),--被提供有数字斜坡振荡器单元或离散时间振荡器单元(50;50’)的至少一个输出信号(dto_co),以及--产生至少一个输出信号(ho1,ho2)。
地址 荷兰艾恩德霍芬
您可能感兴趣的专利