发明名称 | 算术处理装置和使用算术处理装置的电子设备 | ||
摘要 | 提供了一种并入高速缓存存储器的CPU,其中同时实现了高处理速度和低功耗。提供了一种并入包括多个组的联合高速缓存存储器的CPU,其包括用于根据操作条件观察对改善CPU的处理性能没有贡献的高速缓存存储区域并且动态地改变这种高速缓存存储区域至休眠状态的装置。通过采用这种结构,可以提供高性能和低功耗的CPU。 | ||
申请公布号 | CN101151599A | 申请公布日期 | 2008.03.26 |
申请号 | CN200680010372.6 | 申请日期 | 2006.03.24 |
申请人 | 株式会社半导体能源研究所 | 发明人 | 黑川义元 |
分类号 | G06F12/08(2006.01) | 主分类号 | G06F12/08(2006.01) |
代理机构 | 中国专利代理(香港)有限公司 | 代理人 | 张雪梅;张志醒 |
主权项 | 1.一种算术处理装置,包括:高速缓存存储器,其包括至少一个组,该至少一个组包括数据存储器和标记存储器;计算电路;和寄存器,其中计算电路计算对高速缓存存储器存取的数目、高速缓存存储器的高速缓存命中的数目、标记存储器的标记命中的数目和通过以任意周期中的存取数目除高速缓存命中的数目获得的高速缓存命中率;以及其中数据存储器和标记存储器之一的状态借助寄存器转变到操作状态或休眠状态。 | ||
地址 | 日本神奈川县 |