发明名称 |
四重抽吸总线体系结构和协议 |
摘要 |
一条双向多点处理器总线连接到多个总线代理。通过在多重抽吸信号模式中操作该总线能够增加总线吞吐量,在这种模式下多个信息单元由一个驱动代理以总线时钟频率倍数的速度驱动到一条总线上。驱动代理还激活一个选通脉冲以标识用于这些信息单元的采样点。用于一个请求的信息单元能够被驱动,例如,通过使用一种双重抽吸信号模式来进行,在该模式下两个信息单元在一个总线时钟周期内被驱动。用于一个数据线传输的数据单元能够被驱动,例如,通过使用一个四重抽吸信号模式来进行,在该模式下四个数据单元在一个总线时钟周期内被驱动。多个选通脉冲信号能够以一个偏移或者交错方案被临时激活以减小选通脉冲信号的频率。采样对称性能够通过仅仅使用一种类型的选通脉冲信号边沿(例如,上升沿或者下降沿)来标识采样点而得到改善。 |
申请公布号 |
CN100375075C |
申请公布日期 |
2008.03.12 |
申请号 |
CN200410061753.X |
申请日期 |
2000.12.29 |
申请人 |
英特尔公司 |
发明人 |
G·辛格;R·J·格雷尼尔;S·S·保洛夫斯基;D·L·希尔;D·D·帕克 |
分类号 |
G06F13/42(2006.01) |
主分类号 |
G06F13/42(2006.01) |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
邹光新;王勇 |
主权项 |
1.一个总线代理,包含:一个阻塞下一个请求信号引脚;一个地址选通脉冲信号引脚;总线判优代理,能够在从先前一个判优阶段开始的两个时钟之后启动一个判优阶段,并且能够在在地址选通脉冲信号引脚上发生一个地址选通脉冲信号的断定之后的两个总线时钟周期后在阻塞下一个请求信号引脚上接收一个阻塞下一个请求信号,并且能够对所述阻塞下一个请求信号做出响应。 |
地址 |
美国加利福尼亚州 |