发明名称 半导体芯片搭载电路的制造方法及安装电路
摘要 本发明提供一种能防止半导体芯片搭载电路产生导通不良的半导体芯片搭载电路的制造方法及其安装电路。本发明的半导体芯片搭载电路(1)的制造方法主要由三个工序构成。在第一工序中,在安装电路(10)的连接端子(12)的表面上以焊锡镀覆形成圆锥螺旋状的接触件(2)。在第二工序中,向接触件(2)按压半导体芯片(20)的凸块(21)并且进行导通检查。在最终的第三工序中,使被按压的接触件熔融并且使连接端子(12)和凸块(21)接合。也就是,半导体芯片(20)及安装电路(10)在导通检查合格的状态下直接进行接合,从而可使半导体芯片搭载电路(1)产生导通不良变得极少。
申请公布号 CN101141853A 申请公布日期 2008.03.12
申请号 CN200710148364.4 申请日期 2007.08.31
申请人 阿尔卑斯电气株式会社 发明人 村田真司
分类号 H05K3/34(2006.01);H01R33/76(2006.01);H01R43/16(2006.01) 主分类号 H05K3/34(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 刘建
主权项 1.一种半导体芯片搭载电路的制造方法,具备:工序A,利用焊锡在安装电路中形成的连接端子的表面上将接触件形成为圆锥螺旋状或多棱锥螺旋状;工序B,将形成在半导体芯片的凸块向上述接触件按压;工序C,在上述凸块按压上述接触件后对形成在上述安装电路的布线图案供给检查用电压,从而对上述半导体芯片及上述安装电路进行导通检查;工序D,在通过上述工序C中的导通检查明确了上述半导体芯片或上述安装电路为异常工作的情况下,交换上述半导体芯片或上述安装电路,并且在交换上述半导体芯片后时从上述工序B起进行各工序,在交换上述安装电路后时从上述工序A起进行各工序;和工序E,仅在通过上述工序C中的导通检查确认上述半导体芯片及上述安装电路进行正常工作的情况下,熔融上述接触件而使上述凸块与上述连接端子接合。
地址 日本东京都