发明名称 像素内插方法与设备
摘要 将生成内插的像素的n抽头滤波转换为计算由邻近像素的像素值的差与和构成的项。当差等于或小于预定的值时,省略关于包含该差的项的计算,由此减少生成内插的像素时的计算量。在根据像素内插方法的流程图的循环处理中,按照每个循环处理一个像素,访问参考像素以读取其像素值,并且利用在前一个循环已经读取的邻近像素值,计算像素值的差与和,由此内插要内插的连续像素的像素值。因此,避免了对像素值的多余的读取,还具有快速生成内插的像素以及减少其中功耗的有益效果。
申请公布号 CN101128846A 申请公布日期 2008.02.20
申请号 CN200680006024.1 申请日期 2006.02.17
申请人 松下电器产业株式会社 发明人 渕上郁雄
分类号 G06T3/40(2006.01) 主分类号 G06T3/40(2006.01)
代理机构 北京市柳沈律师事务所 代理人 黄小临
主权项 1.一种使用抽头滤波的像素内插方法,包括:将包含两个邻近参考像素的邻近像素对的一个像素值加到所述邻近像素对的另一个像素值,由此获得所述邻近像素对的像素值和;将所述邻近像素对的一个像素值从所述邻近像素对的另一个像素值中减去,由此获得所述邻近像素对的像素值差;判断所述像素值差的绝对值是否大于预定的值,由此生成判断结果;以及进行第一乘法,以将第一系数乘以所述像素值和,由此获得第一乘积;其中,当所述判断结果指示所述像素值差的绝对值大于所述预定的值时,所述像素内插方法还包括:进行第二乘法,以将多个第二系数乘以所述像素值差,由此获得多个第二乘积;以及对于多个寄存器的每一个,进行所述第一乘积与所述多个第二乘积的第一相加/相减,由此累积要内插的多个连续像素的内插的像素值,将所述多个寄存器中的每一个排列为对应于所述要内插的多个连续像素中的每一个;以及其中,当所述判断结果指示所述像素值差的绝对值等于或小于所述预定的值时,所述像素内插方法还包括:对所述多个寄存器中的对应的一个,进行所述第一乘积的第二相加/相减,由此累积所述要内插的多个连续像素的内插的像素值。
地址 日本大阪府
您可能感兴趣的专利