发明名称 半导体集成电路
摘要 在LSI布图设计图案的平整化处理中,设置虚拟图案的情况下,设置了信号布线图案(2)的布线层内,设置着相对于信号布线图案(2)倾斜约为45度倾斜角的多个虚拟图案(1)。这些虚拟图案(1),相对于上层或者是下层相邻的其他布线层中形成的信号布线(3)成约为45度倾斜角交叉。上述信号布线图案(3)的布线层中,设置了相对于这个信号布线图案(3)成约45度倾斜角的多个虚拟图案(13)。上述邻接的两个布线层的虚拟图案(1、13)成约90度的角度交叉。因此,在降低布线电容变动的同时,也尽可能使布线电容变动量均一化。
申请公布号 CN101128921A 申请公布日期 2008.02.20
申请号 CN200680006348.5 申请日期 2006.03.03
申请人 松下电器产业株式会社 发明人 川上善之
分类号 H01L21/3205(2006.01);H01L21/82(2006.01);H01L21/822(2006.01);H01L23/52(2006.01);H01L27/04(2006.01) 主分类号 H01L21/3205(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 汪惠民
主权项 1.一种半导体集成电路,是在多层布线层的各布线层上,设置了由为连接电路及元件的多个布线图案形成的实图案组,在没有设置上述实图案组的区域上设置了多个虚拟图案,其特征在于:上述多个虚拟图案,设置为在以包含于上述多个布线图案的一个布线图案方向为基准方向时,相对于上述基准方向成45度角的方向。
地址 日本大阪府