发明名称 管理数字延迟线上的抽头位置
摘要 一种在具有起始点和结束点的数字延迟线(64)的抽头位置(66、68)读取多个码元采样值、以用于延迟接收机中所接收到的信号(82)的符号的方法,包括:-根据具有码元速率时钟周期和码元速率时钟频率的码元速率时钟(70),在数字延迟线(64)的抽头位置(66、68)读取多个码元采样值;-根据具有采样速率时钟周期和采样速率时钟频率的采样速率时钟(84),对所接收到的信号(82)进行过采样,以产生在数字延迟线(64)提供的多个码元采样值,采样速率时钟频率比码元速率时钟频率高;-向数字延迟线(64)的起始点或结束点移动抽头位置(66、68);以及-在移动抽头位置时,调整码元速率时钟周期。
申请公布号 CN101116255A 申请公布日期 2008.01.30
申请号 CN200580041261.7 申请日期 2005.11.30
申请人 皇家飞利浦电子股份有限公司 发明人 马克·沃利斯
分类号 H04B1/707(2006.01) 主分类号 H04B1/707(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 陈瑞丰
主权项 1.一种在具有起始点(132)和结束点(134)的数字延迟线(64,160)的抽头位置(66,68,170,172)读取多个码元采样值、以用于延迟接收机中所接收到的信号(82)的符号的方法,该方法包括:-根据具有码元速率时钟周期(Δ,Δ+,Δ-)以及码元速率时钟频率(Fc)的码元速率时钟(70),在数字延迟线(64,160)的抽头位置(66,68,170,172)读取多个码元采样值,-根据具有采样速率时钟周期(τ)以及采样速率时钟频率(Fos)的采样速率时钟(84),对所接收到的信号(82)进行过采样,以产生在数字延迟线(64,160)提供的多个码元采样值,采样速率时钟频率(Fos)高于码元速率时钟频率(Fc),-向数字延迟线(64,160)的起始点(132)或结束点(134)移动抽头位置(66,68,170,172),以及-在移动抽头位置时,调整码元速率时钟周期(Δ,Δ+,Δ-)。
地址 荷兰艾恩德霍芬