发明名称 一种降低基带芯片接口功耗的方法及相应芯片
摘要 本发明公开了一种降低基带芯片接口功耗的方法,包括以下步骤:将访问地址的最低两位中的一位确定为读写标志位;将读写标志位置位后,基带芯片通过地址总线将访问地址发送给总线接口电路;总线接口电路对接收到的置位后的访问地址进行解析后,协处理芯片根据读写标志位、片选信号和基带芯片的读/写信号相应解析出读/写信号有效。本发明还公开了基带芯片,包括一固件,固件用于为访问地址的最低两位中的一位置位;及协处理芯片用于根据运行在基带芯片上的固件为其置位的访问地址的最低两位中的一位、片选信号和读/写信号相应解析出读/写信号有效。采用本发明,彻底消除了基带芯片写操作前后附带的读操作,降低了协处理芯片的功耗需求。
申请公布号 CN101106776A 申请公布日期 2008.01.16
申请号 CN200710100033.3 申请日期 2007.06.04
申请人 北京中星微电子有限公司 发明人 马凤翔
分类号 H04Q7/32(2006.01);H04B1/40(2006.01) 主分类号 H04Q7/32(2006.01)
代理机构 北京安信方达知识产权代理有限公司 代理人 龙洪;霍育栋
主权项 1.一种降低基带芯片接口功耗的方法,其特征在于,包括以下步骤:a、将访问地址的最低两位中的一位确定为读写标志位;b、将所述读写标志位置位后,基带芯片通过地址总线将所述访问地址发送给总线接口电路;c、所述总线接口电路对接收到的置位后的访问地址进行解析后,协处理芯片根据所述读写标志位、片选信号和所述基带芯片的读/写信号相应解析出读/写信号有效。
地址 100083北京市海淀区学院路35号世宁大厦15层