发明名称 通用串行端口体系结构和系统
摘要 一种高速可编程串行端口,其带有:有限状态机;时钟发生器,其能够对来自移位寄存器的比特的移出进行控制;以及移位寄存器,其带有能够保持串行输出中数据比特有限计数的比特计数器。时钟发生器和移位寄存器降低了有限状态机的负担,从而改善了数据吞吐量和根据多种数据协议而提供数据的能力。
申请公布号 CN100361109C 申请公布日期 2008.01.09
申请号 CN02816927.1 申请日期 2002.08.29
申请人 模拟设备公司 发明人 让-路易斯·塔尔迪厄;约恩·瑟伦森
分类号 G06F13/38(2006.01);H03M13/00(2006.01) 主分类号 G06F13/38(2006.01)
代理机构 中原信达知识产权代理有限责任公司 代理人 谷慧敏;钟强
主权项 1.一种可编程串行端口,包括:第一移位寄存器模块(312),其包括移位寄存器,该移位寄存器具有用于接收第一多个比特的并行输入的输入通道,以及具有第一输出通道,该第一输出通道用于提供第二多个比特的串行输出,以及进一步具有用于控制所述移位寄存器模块的寄存器;时钟发生器;以及第一有限状态机,(302)其特征在于所述时钟发生器(360)向所述第一移位寄存器模块提供第一时钟信号,以及所述时钟发生器和第一移位寄存器模块对来自所述有限状态机的指令作出响应,由此使得所述有限状态机能够发出至少一个指令,使得从所述移位寄存器输出第二多个比特而无需来自所述有限状态机的进一步控制。
地址 美国马萨诸塞州