发明名称 频率合成器
摘要 提供一种频率合成器,在对AD变换器的输入电平有变化时,防止PLL控制不正常动作的状况并能够防止产生频率偏移。一种频率合成器,用FPGA构成载波移去器16;反转向量乘法运算部分17;相位的时间差检测部分18;加法器19;相位差的累加部分20;环路滤波器21;参数输出部分25;振幅信息检测部分26;滤波器27;乘法器28,解锁检测单元监视由振幅信息检测部分26检测出的振幅信息的值,如果该值在适宜范围内,则进行在PLL控制中的锁定(同步)处理,如果该值在适宜值范围外,则检测在PLL控制中的解锁。
申请公布号 CN101098141A 申请公布日期 2008.01.02
申请号 CN200710112280.5 申请日期 2007.06.29
申请人 日本电波工业株式会社 发明人 古幡司
分类号 H03L7/095(2006.01) 主分类号 H03L7/095(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 许海兰
主权项 1.一种频率合成器,其特征在于具有:根据输入的控制电压使频率信号振荡的压控振荡器;对该振荡频率信号进行分频的分频器;对该分频的信号进行模拟/数字变换的AD变换器;对经过该模拟/数字变换的信号和正弦波信号的相位进行比较并检测相位差,输出与该相位差相对应的相位差信号的相位比较部分;对该相位差信号进行数字/模拟变换的DA变换器;除去高频分量的噪音的环路滤波器,上述相位比较部分作为自动增益控制电路而在上述AD变换器的后段上具备乘法器、和检测用于控制该乘法器的增益的振幅信息的振幅信息检测部分,具有监视上述振幅信息的值、当该值变成特定的范围时进行解锁检测的解锁检测单元。
地址 日本东京