发明名称 电容性负载驱动电路
摘要 本发明提供一种电容性负载驱动电路,包括:输入端子;前沿延迟电路,用于延迟经过所述输入端子输入的输入信号的前沿;脉冲宽度调整电路,用于从通过所述前沿延迟电路得到的延迟信号产生具有规定脉冲宽度的驱动控制信号;放大电路,用于放大所述驱动控制信号;及输出开关器件,由所述放大电路驱动,其中:所述前沿延迟电路是用于计数时钟信号的第一计数器;所述脉冲宽度调整电路是用于计数所述时钟信号的第二计数器;以及所述输入信号的延迟时间通过改变所述第一计数器的计数值而被调整,所述驱动控制信号的脉冲宽度通过改变所述第二计数器的计数值而被调整。该电路能够容易地且彼此独立地调整前沿的延迟时间和输出信号的脉冲宽度。
申请公布号 CN100359546C 申请公布日期 2008.01.02
申请号 CN200410003875.3 申请日期 2004.02.10
申请人 富士通日立等离子显示器股份有限公司 发明人 小野泽诚;冈田义宪;小泉治男
分类号 G09G3/28(2006.01);H03K5/06(2006.01) 主分类号 G09G3/28(2006.01)
代理机构 隆天国际知识产权代理有限公司 代理人 经志强;徐恕
主权项 1.一种电容性负载驱动电路,所述电路包括:输入端子;前沿延迟电路,用于延迟经过所述输入端子输入的输入信号的前沿;脉冲宽度调整电路,用于从通过所述前沿延迟电路得到的延迟信号产生具有规定脉冲宽度的驱动控制信号;放大电路,用于放大所述驱动控制信号;及输出开关器件,由所述放大电路驱动,其中:所述前沿延迟电路是用于计数时钟信号的第一计数器;所述脉冲宽度调整电路是用于计数所述时钟信号的第二计数器;以及所述输入信号的延迟时间通过改变所述第一计数器的计数值而被调整,所述驱动控制信号的脉冲宽度通过改变所述第二计数器的计数值而被调整。
地址 日本神奈川县川崎市