发明名称 使用LPC介面且能修复BIOS功能之除错装置及其除错方法DEBUGGING DEVICE USING A LPC INTERFACE CAPABLE OF RECOVERING FUNCTIONS OF BIOS, AND DEBUGGING METHOD THEREFOR
摘要 本发明揭示一种使用LPC介面且能修复BIOS功能之除错装置及其除错方法,除错装置包含韧体控制中枢、LPC介面、解码器、及显示单元。LPC介面电性连接至解码器、韧体控制中枢、及电脑系统。解码器透过LPC介面撷取电脑系统之POST码而监控电脑系统之开机状态,并解码至显示单元显示电脑系统之各开机步骤。当电脑系统之原始 BIOS损坏而不能开机时,韧体控制中枢提供备份BIOS供电脑系统开机,并修复损坏之原始BIOS。本发明可提升电脑之稳定度,及节省修复BIOS之成本与时间。
申请公布号 TWI291652 申请公布日期 2007.12.21
申请号 TW094143541 申请日期 2005.12.09
申请人 英业达股份有限公司 发明人 李维明;刘仁智
分类号 G06F9/44(2006.01);G06F11/36(2006.01) 主分类号 G06F9/44(2006.01)
代理机构 代理人 詹铭文 台北市中正区罗斯福路2段100号7楼之1;萧锡清 台北市中正区罗斯福路2段100号7楼之1
主权项 1.一种使用LPC(低引脚计数,low pin count)介面且能修 复BIOS(基本输入/输出系统,basic input/output system)功 能之除错装置,包含: 一韧体控制中枢,用以储存一备份BIOS,及当所连接 之一电脑系统的一原始BIOS损坏而导致无法开机时 ,提供该备份BIOS予该电脑系统使用以执行开机,并 藉该备份BIOS来修复该电脑系统之该原始BIOS; 一解码器,电性连接至该LPC介面,用以接收该电脑 系统之一POST(电源自我测试,power on self test)码,并 将该POST码解码成一解码讯号; 一LPC介面,电性连接至该韧体控制中枢、该解码器 及该电脑系统,用以传输该韧体控制中枢之控制讯 号至该电脑系统及传输该电脑系统之该POST码至该 解码器;以及 一显示单元,电性连接至该解码器,用以接收该解 码器之该解码讯号而显示一开机状况。 2.如申请专利范围第1项之使用LPC介面且能修复BIOS 功能之除错装置,其中该除错装置设置于一迷你卡 (mini card)上。 3.如申请专利范围第1项之使用LPC介面且能修复BIOS 功能之除错装置,其中该解码器包含一七段(seven segment)显示器解码器。 4.如申请专利范围第1项之使用LPC介面且能修复BIOS 功能之除错装置,其中该显示单元为一七段显示器 。 5.一种使用LPC(低引脚计数,low pin count)介面且能修 复BIOS(基本输入/输出系统,basic input/output system)功 能之除错装置,包含: 一韧体控制中枢,用以储存一备份BIOS,及当所连接 之一电脑系统的一原始BIOS损坏而导致无法开机时 ,提供该备份BIOS予该电脑系统使用以执行开机,并 藉该备份BIOS来修复该电脑系统之该原始BIOS;以及 一LPC介面,电性连接该韧体控制中枢与该电脑系统 ,用以传输该韧体控制中枢之控制讯号至该电脑系 统。 6.如申请专利范围第5项之使用LPC介面且能修复BIOS 功能之除错装置,其中该除错装置设置于一迷你卡 (mini card)上。 7.如申请专利范围第5项之使用LPC介面且能修复BIOS 功能之除错装置,其中该LPC介面接收该电脑系统之 一POST(电源自我测试,power on self test)码。 8.如申请专利范围第5项之使用LPC介面且能修复BIOS 功能之除错装置,进一步包含一解码器,其中该解 码器电性连接至该LPC介面,用以接收该电脑系统之 该POST码,并将该POST码解码成一解码讯号。 9.如申请专利范围第8项之使用LPC介面且能修复BIOS 功能之除错装置,其中该解码器包含一七段(seven segment)显示器解码器。 10.如申请专利范围第5项之使用LPC介面且能修复 BIOS功能之除错装置,进一步包含一显示单元,其中 该显示单元电性连接至该解码器,用以接收该解码 器之该解码讯号而显示一开机状况。 11.如申请专利范围第10项之使用LPC介面且能修复 BIOS功能之除错装置,其中该显示单元为一七段显 示器。 12.一种使用LPC(低引脚计数,low pin count)介面且能修 复BIOS(基本输入/输出系统,basic input/output system)功 能之除错方法,包含下列步骤: 储存一备份BIOS; 当该电脑系统之一原始BIOS损坏而导致无法开机时 ,使用一LPC介面以提供该备份BIOS来使得该电脑系 统正常开机;以及 使用该备份BIOS修复损坏之该原始BIOS。 13.如申请专利范围第12项之使用LPC介面且能修复 BIOS功能之除错方法,进一步包含接收一POST(电源自 我测试,power on self test)码,经由将该POST码解码以显 示该电脑系统之一开机状况。 14.如申请专利范围第12项之使用LPC介面且能修复 BIOS功能之除错方法,进一步包含在一迷你卡(MINI CARD)上进行显示该开机状况及修复BIOS功能之动作 。 15.一种电脑系统,适用于第1~11项之使用LPC介面且 能修复BIOS功能之除错装置,该电脑系统上之储存 原始BIOS系统藉由该除错装置修复且该电脑系统发 出一POST(电源自我测试,power on self test)码以显示开 机状况。 16.一种电脑系统,适用于第12~14项之使用LPC介面且 能修复BIOS功能之除错方法,该电脑系统上之储存 该原始BIOS之系统藉由该除错方法修复且该电脑系 统发出一POST(电源自我测试,power on self test)码以显 示开机状况。 图式简单说明: 图1绘示为本发明实施例之使用LPC介面且能修复 BIOS功能之除错装置之电路方块图。 图2绘示为本发明另一实施例之使用LPC介面且能修 复BIOS功能之除错装置之电路方块图。 图3绘示为本发明实施例之使用LPC介面且能修复 BIOS功能之除错方法之流程图。
地址 台北市士林区后港街66号