发明名称 一种低存储器开销的混合基FFT处理器及其方法
摘要 本发明涉及无线通讯技术领域,特别是一种通用的操作数无冲突生成的低存储器开销的混合基FFT处理器及其方法。由控制逻辑部件(1)、运算RAM存储器(2)、网络(3)、蝶算单元(4)、旋转因子复数成法单元(5)、旋转因子ROM(6)、I/O共享RAM存储器(7)组成,控制逻辑部件(1)控制运算RAM存储器(2)、蝶算单元(4)、旋转因子ROM(6)以及I/O共享RAM存储器(7),运算RAM存储器(2)通过网络(3)连接于蝶算单元(4)和旋转因子复数成法单元(5),旋转因子复数成法单元(5)连接于旋转因子ROM(6)。
申请公布号 CN101083643A 申请公布日期 2007.12.05
申请号 CN200610012049.4 申请日期 2006.05.31
申请人 中国科学院微电子研究所 发明人 王江;黑勇;仇玉林
分类号 H04L27/26(2006.01);G06F17/14(2006.01) 主分类号 H04L27/26(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 段成云
主权项 1,一种操作数无冲突生成的低存储器开销的混合基FFT处理器,包括:针对混合基FFT的奇数帧输入,这些时域点的块地址、点地址经相应的原始输入寄存器地址译码,蝶算单元所需的操作数分散在不同的存储体中,因此能够并行访问操作数,FFT原位运算后,相应地址存储频域点的数据,频域点输出顺序按照原始输入寄存器倒序后产生,对于紧接着的偶数帧时域点输入,这些时域点的块地址、点地址经特定倒序后的输入寄存器地址译码产生,具有相同顺序的时域点与上一帧FFT运算后的频域点的块地址、点地址完全相同,因此可以共享同一存储器,以上过程反复进行,FFT运算存储器和输入输出共享存储器按帧进行轮换。
地址 100029北京市朝阳区北土城西路3号