发明名称 一种低存储器开销的固定基FFT处理器及其方法
摘要 本发明涉及无线通讯技术领域,特别是一种操作数无冲突生成的低存储器开销的固定基FFT处理器及其方法。引入8个循环移位寄存器,将存储器划分为8个存储体,8个操作数并行访问,同时对于每帧的输入计数寄存器按帧交替按照大端、小端译码模式,实现本帧时域点输入和上帧频域点输出共享同一存储器,蝶算单元需要的8个操作数的地址由大端、小端译码模式产生,并且8个操作数分散在8个不同的存储体中,可以并行访问。步骤如下:FFT处理器初始化完成;第一帧时域数据并行读取操作数;运算存储器的数据进入蝶算单元;蝶算单元的数据进入复数乘法单元;第二帧时域数据输入I/O存储器;第三帧时域数据数据写入,两者共享I/O存储器。
申请公布号 CN101082906A 申请公布日期 2007.12.05
申请号 CN200610012048.X 申请日期 2006.05.31
申请人 中国科学院微电子研究所 发明人 王江;黑勇;仇玉林
分类号 G06F17/14(2006.01);H04L27/26(2006.01) 主分类号 G06F17/14(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 段成云
主权项 1,一种操作数无冲突生成的低存储器开销的固定基FFT处理器,其特征为,引入8个循环移位寄存器,并将存储器划分为8个存储体,实现8个操作数并行访问,同时对于每帧的输入计数寄存器按帧交替按照大端、小端译码模式,实现本帧时域点输入和上帧频域点输出共享同一存储器,蝶算单元需要的8个操作数的地址由大端、小端译码模式产生,并且8个操作数分散在8个不同的存储体中,可以并行访问。
地址 100029北京市朝阳区北土城西路3号