发明名称 加强型犁耙式架构
摘要 本发明揭示一用于一分频双工(FDD)通讯系统之犁耙式架构,其亦可用于TDD与TD-SCDMA类型通讯系统中,其设计目的为显着减少所需记忆体容量,从而亦减小一专用积体电路(ASIC)之晶粒上的整合该记忆体之一区域。一单一电路缓冲器,其较佳者系共享记忆体类型,由一犁耙式接收器之所有犁耙式指部共享,以显着减少用于将一 UE接收来自于一基地台之多路径信号在时间上对准所需之硬体与软体。该独特时间对准技术亦可减少用于追踪复数(典型的为三)个基地台所需之代码产生器之数目。
申请公布号 TWI290797 申请公布日期 2007.12.01
申请号 TW092127563 申请日期 2002.12.27
申请人 数位际技术公司 发明人 威廉C. 汉凯特
分类号 H04B1/707(2006.01) 主分类号 H04B1/707(2006.01)
代理机构 代理人 蔡清福 台北市中山区中山北路3段27号13楼
主权项 1.一种用于将多路径信号作时间对准之方法,以为 应用一犁耙式接收器之复数个指部之调变,该方法 包含: 接收来自于一基地台之多路径信号,该信号具有复 数个成份; 将该成份储存至具有一写入指标和复数个读取指 标的一共享记忆体,每个该读取指标系与该复数个 指部之一相关联; 决定每个成份的一时间偏移,该时间偏移系对应于 该犁耙式接收器之一指部; 产生用以分配该信号之一代码; 读取使用该读取指标之一的该信号的每个成份,并 且将每个成份转发给每个指部;及 将该信号的每个成份与调谐偏移作时间对准。 2.如申请专利范围第1项之方法,其中产生该代码之 步骤包含: 产生复数个代码,该复数个代码系用于被复数个基 地台所分配之信号;及 选择该复数个代码之一,用以将传自于该基地台的 该信号的每个成份作时间对准。 3.如申请专利范围第2项之方法,其中该复数个代码 系共享于该犁耙式接收器之所有指部。 4.如申请专利范围第1项之方法,其中该共享记忆体 系为一环形记忆体。 5.一种用于将多路径信号作时间对准之装置,以为 应用一犁耙式接收器之复数个指部之调变,该装置 包含: 一接收器,用以接收来自于一基地台之多路径信号 ,该信号具有复数个成份; 一共享记忆体,用以储存该复数个成份,该共享记 忆体具有一写入指标和复数个读取指标的,每个该 读取指标系与该复数个指部之一相关联; 用以决定该多路径信号的每个成份的一时间偏移, 该时间偏移系对应于该犁耙式接收器之一指部; 一代码产生器,用以产生分配该多路径信号之一代 码; 一代码追踪器,用以将使用该信号的该多路径信号 的每个成份作时间对准。 6.如申请专利范围第5项之装置,其中该代码产生器 包含: 复数个代码产生器,用以产生用于被复数个基地台 所分配之信号的该代码;及 一选择器,用以选择该复数个代码之一,以将传自 于该基地台的该信号的每个成份作时间对准。 7.如申请专利范围第6项之装置,其中该复数个代码 系共享于该犁耙式接收器之所有指部。 8.如申请专利范围第5项之装置,其中该共享记忆体 系为一环形记忆体。 图式简单说明: 图1显示一典型10毫秒SCH无线电讯框。 图2为一典型多路径图。 图3为使用于一犁耙式接收器之各犁耙式指部之一 传统代码追踪器的简明方块图。 图4为一显示一传统代码追踪器使用于一犁耙式接 收器之各犁耙式指部之简明方块图。 图5为一简明方块图,其显示用于将一多路径信号 时间对准以用在犁耙式接收器之犁耙式指部之装 置,并具体化本发明之原则。
地址 美国