发明名称 能产生Modbus CRC错误并对错误进行比较、显示的系统及其方法
摘要 能产生Modbus CRC错误并对错误进行比较、显示的系统及其方法,它涉及的是Modbus CRC错误的产生、比较与显示的技术领域。它是为解决现有技术存在不能实现对Modbus CRC错误的产生、比较与显示的问题。它的主节点(1)的第一通信单元(1-4)的Modbus总线接口、从节点(2)的第二通信单元(2-4)的Modbus总线接口、干扰节点(3)的第三通信单元(3-4)的Modbus总线接口都依次连接在Modbus总线上。它的方法步骤为:在主节点(1)中输入8个字节的请求报文;按下启动按钮(1-5);从节点(2)和干扰节点(3)同步报文接收结束,并发送响应报文、干扰报文;主节点(1)按Modbus协议计算出CRC值CRC1,并与接收到的CRC值CRC2进行比较;得到CRC错误的结果。本发明能产生Modbus CRC错误,并能对CRC的错误进行比较与显示,其得出的结果直观。
申请公布号 CN101051881A 申请公布日期 2007.10.10
申请号 CN200710072207.X 申请日期 2007.05.15
申请人 哈尔滨工业大学 发明人 佟为明;赵志衡;刘勇;李凤阁;潘悦;金显吉
分类号 H04L1/00(2006.01);H04L12/40(2006.01);H04L29/06(2006.01);H04L12/56(2006.01);H03M13/00(2006.01) 主分类号 H04L1/00(2006.01)
代理机构 哈尔滨市松花江专利商标事务所 代理人 朱永林
主权项 1、能产生Modbus CRC错误并对错误进行比较、显示的系统,其特征在于它由主节点(1)、从节点(2)、干扰节点(3)组成;所述主节点(1)由第一键盘(1-1)、第一处理器(1-2)、第一显示单元(1-3)、第一通信单元(1-4)、启动按钮(1-5)组成;第一键盘(1-1)的控制数据输出总线端、启动按钮(1-5)的控制数据输出总线端分别连接第一处理器(1-2)的一个控制数据输入总线端,第一通信单元(1-4)的通信数据输出输入总线端连接第一处理器(1-2)的通信数据输出输入总线端,第一处理器(1-2)的显示数据输出总线端连接第一显示单元(1-3)的数据输入总线端;从节点(2)由第二键盘(2-1)、第二处理器(2-2)、第二显示单元(2-3)、第二通信单元(2-4)组成;第二键盘(2-1)的控制数据输出总线端连接第二处理器(2-2)的控制数据输入总线端,第二通信单元(2-4)的通信数据输出输入总线端连接第二处理器(2-2)的通信数据输出输入总线端,第二处理器(2-2)的显示数据输出总线端连接第二显示单元(2-3)的数据输入总线端;干扰节点(3)由第三键盘(3-1)、第三处理器(3-2)、第三显示单元(3-3)、第三通信单元(3-4)组成;第三键盘(3-1)的控制数据输出总线端连接第三处理器(3-2)的控制数据输入总线端,第三通信单元(3-4)的通信数据输出输入总线端连接第三处理器(3-2)的通信数据输出输入总线端,第三处理器(3-2)的显示数据输出总线端连接第三显示单元(3-3)的数据输入总线端;主节点(1)的第一通信单元(1-4)的Modbus总线接口、从节点(2)的第二通信单元(2-4)的Modbus总线接口、干扰节点(3)的第三通信单元(3-4)的Modbus总线接口都依次连接在Modbus总线上。
地址 150001黑龙江省哈尔滨市南岗区西大直街92号