发明名称 |
集成电路存储设备 |
摘要 |
提供一种集成电路存储设备,其包括一第一存储器块。该第一存储器块包括第一和第二存储器阵列排和第一外围电路。第一外围电路被设置在第一和第二存储器阵列排之间,其中,从第一存储器阵列排到第一外围电路的第一数据路径的长度基本等于从第二存储器阵列排到第一外围电路的第二数据路径的长度。还包括一第二存储器块,该第二存储器块包括第三和第四存储器阵列排和一第二外围电路,从第三存储器阵列排到第二外围电路的第三数据路径的长度基本等于从第四存储器阵列排到第二外围电路的第四数据路径的长度。以及包括设置在第一和第二存储器块间的一控制电路块。 |
申请公布号 |
CN100339909C |
申请公布日期 |
2007.09.26 |
申请号 |
CN03145070.9 |
申请日期 |
2003.07.02 |
申请人 |
三星电子株式会社 |
发明人 |
姜京雨 |
分类号 |
G11C5/02(2006.01);G11C5/06(2006.01);G11C8/12(2006.01) |
主分类号 |
G11C5/02(2006.01) |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
陶凤波;侯宇 |
主权项 |
1.一种集成电路存储设备,包括:一第一存储器块,该第一存储器块包括第一和第二存储器阵列排和一第一外围电路,该第一外围电路被设置于该第一和第二存储器阵列排之间,从而,从该第一存储器阵列排到该第一外围电路的第一数据路径的长度等于从该第二存储器阵列排到该第一外围电路的第二数据路径的长度;一第二存储器块,该第二存储器块包括第三和第四存储器阵列排和一第二外围电路,该第二外围电路被设置于该第三和第四存储器阵列排之间,从而,从该第三存储器阵列排到该第二外围电路的第三数据路径的长度等于从该第四存储器阵列排到该第二外围电路的第四数据路径的长度;设置在该第一和第二存储器块间的一第一控制电路块,通过一第一控制信号路径和一第二控制信号路径,该第一控制电路块被电耦合至该第一和第二外围电路,该第一控制信号路径的长度与该第二控制信号路径的长度相等;设置在该第一存储器阵列排和该第二存储器阵列排间的、位于该第一存储器块中的第一多个数据输入/输出焊盘,该第一多个数据输入/输出焊盘被配置为与该第一外围电路通信;设置在该第三存储器阵列排和该第四存储器阵列排间的、位于该第二存储器块中的第二多个数据输入/输出焊盘,该第二多个数据输入/输出焊盘被配置为与该第二外围电路通信;一第三存储器块,其包括第五和第六存储器阵列排和一第三外围电路,该第三外围电路被设置在该第五和第六存储器阵列排之间,从而,从该第五存储器阵列排到该第三外围电路的第五数据路径的长度等于从该第六存储器阵列排到该第三外围电路的第六数据路径的长度,其中该第三存储器块被设置为邻近该第一存储器块并位于该第一控制电路块的同一侧;和一第四存储器块,其包括第七和第八存储器阵列排和一第四外围电路,该第四外围电路被设置在该第七和第八存储器阵列排之间,从而,从该第七存储器阵列排到该第四外围电路的第七数据路径的长度等于从该第八存储器阵列排到该第四外围电路的第八数据路径的长度,其中该第四存储器块被设置为邻近该第二存储器块并位于该第一控制电路块的同一侧。 |
地址 |
韩国京畿道 |