发明名称 | 数字信号处理器同步串口与异步串行设备的接口装置 | ||
摘要 | 本实用新型属于串行通讯技术领域,涉及一种数字信号处理器同步串口与异步串行设备的接口装置,利用VHDL语言编程将UART发送器和UART接收器固化到可编程逻辑器件中,由时钟信号源提供时钟信号;数字信号处理器通过UART发送器和UART接收器实现与外围通用异步串行设备之间的通信。本实用新型基于可编程逻辑器件利用VHDL语言编程,可以对UART的波特率灵活设置,外围只需要给CPLD/FPGA提供一个时钟信号;数字信号处理器与UART发送器和UART接收器之间的通讯采用中断方式,提高了数字信号处理器的工作效率,简化了电路连接方式,节省了硬件和软件资源,降低了开发成本。 | ||
申请公布号 | CN200944235Y | 申请公布日期 | 2007.09.05 |
申请号 | CN200620029298.X | 申请日期 | 2006.09.07 |
申请人 | 中国科学院长春光学精密机械与物理研究所 | 发明人 | 王永成 |
分类号 | G06F13/38(2006.01) | 主分类号 | G06F13/38(2006.01) |
代理机构 | 长春科宇专利代理有限责任公司 | 代理人 | 李恩庆 |
主权项 | 1、一种数字信号处理器同步串口与异步串行设备的接口装置,其特征在于包括时钟信号源(2),可编程逻辑器件(3);UART发送器(5)和UART接收器(6)固化到可编程逻辑器件(3)中,UART发送器(5)和UART接收器(6)的输入和输出端被配置到可编程逻辑器件(3)的I/O口上,时钟信号源(2)与可编程逻辑器件(3)的I/O口连接,由时钟信号源(2)为UART发送器(5)和UART接收器(6)提供时钟信号;UART发送器(5)与数字信号处理器(1)连接,实现从数字信号处理器(5)的并行数据到外围通用异步串行设备(4)的串行数据之间的转换,UART发送器(5)的串行发送端与外围通用异步串行设备(4)的串行接收端连接,实现数字信号处理器(1)向外围通用异步串行设备(4)发送数据;UART接收器(6)与数字信号处理器(1)连接,实现从外围通用异步串行设备(4)的串行数据到数字信号处理器(5)的并行数据之间的转换,UART接收器(6)的串行接收端与外围通用异步串行设备(4)的串行发送端连接,实现数字信号处理器(1)接收外围通用异步串行设备(4)发来的数据。 | ||
地址 | 130031吉林省长春市东南湖大路16号 |