发明名称 |
信息处理设备 |
摘要 |
在电力激活之后,传送器14检查具有所分配的第一错误校验码114并且存储在第一存储装置11中的引导程序111,使所述引导程序111经历检错/纠错过程,并将所述引导程序111传送到第二存储装置12。如果通过执行第二存储装置12上的引导程序111而正确地完成传送,CPU 10就为具有所分配的第二错误校验码115的主程序112执行检错/纠错过程,并将主程序112传送到第三存储装置13,在此之后CPU的控制分支到第三存储装置13上的主程序112。结果,能够在不采用NOR型快闪存储器的情况下执行系统引导。 |
申请公布号 |
CN100336020C |
申请公布日期 |
2007.09.05 |
申请号 |
CN200410103669.X |
申请日期 |
2004.12.24 |
申请人 |
松下电器产业株式会社 |
发明人 |
山本泰宜;隅田圭三;三野吉辉 |
分类号 |
G06F9/445(2006.01);G06F11/10(2006.01) |
主分类号 |
G06F9/445(2006.01) |
代理机构 |
永新专利商标代理有限公司 |
代理人 |
刘炳胜 |
主权项 |
1、一种用于通过使用在非易失性存储装置中存储的程序来执行系统引导的信息处理设备,包括:CPU;非易失性第一存储装置,用于存储具有所分配的第一校验码的引导程序和具有所分配的第二校验码的主程序,作为将由CPU执行的程序,第二校验码是通过不同于用来计算第一校验码的方法计算出的;传送器,用于读取第一存储装置中存储的程序,其中在系统引导期间,传送器从第一存储装置中读取引导程序,使引导程序经历基于第一校验码的检错/纠错过程,并将经过处理的引导程序传送到第二存储装置;易失性第二存储装置,用于存储从第一存储装置中读取的程序;和CPU控制器,用于禁止CPU的操作直到完成引导程序的传送。 |
地址 |
日本大阪府 |