发明名称 |
解码装置和集成电路 |
摘要 |
启动第一OS(200),当获取并记录加扰密钥Ks(步骤S201)时完成第二OS(300)的启动。第一OS(200)将网络设置信息和节目频道信息(控制信息)存储到状态存储缓存(103c)中(步骤S106),并关闭第一OS(200)。第二OS(300)开始切换至SMP的处理(步骤S204),并开始SMP处理(步骤S205)。之后,从状态存储缓存区(103a)中读取控制信息(步骤S206),第一CPU(101a)和第二CPU(101b)共享对AV解码器(101d)的单元的控制(步骤S207)。 |
申请公布号 |
CN101022534A |
申请公布日期 |
2007.08.22 |
申请号 |
CN200710079805.X |
申请日期 |
2007.02.14 |
申请人 |
松下电器产业株式会社 |
发明人 |
渡边大洋;喜多村启 |
分类号 |
H04N7/167(2006.01);H04N7/16(2006.01);H04N7/08(2006.01);H04N7/52(2006.01) |
主分类号 |
H04N7/167(2006.01) |
代理机构 |
北京律诚同业知识产权代理有限公司 |
代理人 |
徐金国;陈红 |
主权项 |
1、一种解码装置,用于连续接收流数据和以预定周期更新并用于连续地加密流数据的密钥数据并解码该流数据,该解码装置包括:接收单元,用于连续地接收流数据和密钥数据;以及控制单元,包括共享存储器的第一处理器和第二处理器,其中该控制单元控制第一处理器执行第一OS以及在第一OS上执行第一解码控制处理程序,第一解码控制处理程序控制利用接收的密钥数据对流数据进行的解密,并且并行地,该控制单元还控制第二处理器执行与第二OS有关的分布式执行准备处理,在该第二OS上通过多个处理器进行分布式执行,以及在小于该预定周期并且从第一处理器开始利用接收的密钥数据对流数据进行解密的第一点开始的预定时间内,控制单元控制第一处理器不执行第一OS,而是在第二OS上执行分布式执行处理,并且并行地,还控制第二处理器在第二OS上执行分布式执行处理,并在第二OS上执行第二解码控制处理程序,第二解码控制处理程序用于解码流数据。 |
地址 |
日本大阪 |