发明名称 电脑系统中传输资料之方法及装置
摘要 揭示一种动态地合并及传送资料之方法及装置。方法包括从记忆体接收部份地满足读取请求之资料以回应请求,其中,请求是来自请求者。方法又包括假使用以递送读取请求的资料之埠空闲时,递送资料给请求者。假使埠忙碌时,资料会被储存以在收到部份地满足读取请求之其它资料时,与其它资料合并,当埠不忙碌时,合并的资料会被递送至请求者。在一实施例中,埠是PCI Express埠。
申请公布号 TWI285816 申请公布日期 2007.08.21
申请号 TW093103656 申请日期 2004.02.16
申请人 英特尔股份有限公司 发明人 肯尼士 克雷塔;史里哈 穆斯拉萨纳鲁
分类号 G06F13/38(2006.01) 主分类号 G06F13/38(2006.01)
代理机构 代理人 林志刚 台北市中山区南京东路2段125号7楼
主权项 1.一种用于传输资料之方法,包括 接收部份地满足读取请求之资料; 假使用以发送该读取请求的资料之埠空闲时,发送 该资料; 假使埠忙碌时,将该资料储存以在收到满足该读取 请求之其它资料时,与该其它资料合并;及 当该埠不忙碌时,递送该合并的资料。 2.如申请专利范围第1项之方法,又包括监视该埠以 决定该埠是否空闲。 3.如申请专利范围第1项之方法,又包括将该读取请 求分解成多个读取,其中,该资料会被接收以回应 该多个读取之一。 4.如申请专利范围第3项之方法,其中,该多个读取 中每一读取会取还部份地满足该读取请求之一快 取线资料。 5.如申请专利范围第4项之方法,其中,该埠是PCI Express埠。 6.一种用于传输资料之方法,包括 接收部份地满足读取请求之资料; 将该资料储存以在收到满足该读取请求之其它资 料时,与该其它资料合并;及 当该合并的资料达到预定大小时,经由串列埠,递 送该合并的资料。 7.如申请专利范围第6项之方法,又包括将该读取请 求分解成多个读取,其中,该资料会被接收以回应 该多个读取之一。 8.如申请专利范围第7项之方法,其中,该多个读取 中每一读取会取还部份地满足该读取请求之一快 取线资料。 9.如申请专利范围第6项之方法,其中,该串列埠是 PCI Express埠。 10.一种电子装置,包括: 第一埠,接收部份地满足读取请求之资料; 第二埠,其中,假使该第二埠空闲时,经由该第二埠, 递送该资料; 缓冲器,假使该第二埠忙碌时,储存该资料;及 合并器,于经由该第一埠收到部份地满足该读取请 求之其它资料时,将该储存的资料与该其它资料合 并,其中,当该第二埠不忙碌时,该第二埠会递送该 合并的资料。 11.如申请专利范围第10项之装置,又包括第一电路 以监视该第二埠,以决定该第二埠是否忙碌。 12.如申请专利范围第10项之装置,又包括第二电路 以将该读取请求分成多个读取,其中,接收该资料 以回应该多个读取之一。 13.如申请专利范围第12项之装置,其中,该多个读取 中每一读取会取还一快取线资料。 14.如申请专利范围第10项之装置,其中,该第二埠是 PCI Express埠。 15.一种电子装置,包括: 第一埠,接收部份地满足读取请求之资料; 缓冲器,储存该资料;及 合并器,于经由该第一埠收到部份地满足该读取请 求之其它资料时,将该资料与该其它资料合并;及 串列埠,当该合并的资料达到预定大小时,递送该 合并的资料。 16.如申请专利范围第15项之装置,又包括电路以将 该读取请求分成多个读取,其中,接收该资料以回 应该多个读取之一。 17.如申请专利范围第16项之装置,其中,该多个读取 中每一读取会取还部份地满足该读取请求之一快 取线资料。 18.如申请专利范围第15项之装置,其中,该串列埠是 PCI Express埠。 19.一种电脑系统,包括: 绘图晶片;及 集线器,耦合至该绘图晶片,其中,该集线器包括第 一埠以接收部份地满足读取请求之资料; 第二埠,其中,假使第二埠空闲,则将该资料经由该 第二埠递送;及 缓冲器,假使该第二埠忙碌时,储存该资料;及 合并器,于经由该第一埠收到部份地满足该读取请 求之其它资料时,将该储存的资料与该其它资料合 并,其中,当该第二埠不忙碌时,该第二埠会递送该 合并的资料。 20.如申请专利范围第19项之系统,其中,该集线器又 包括第一电路以监视该第二埠,以决定该第二埠是 否忙碌。 21.如申请专利范围第19项之系统,其中,该集线器又 包括第二电路以将该读取请求分成多个读取,其中 ,接收该资料以回应该多个读取之一。 22.如申请专利范围第21项之系统,其中,该多个读取 中每一读取会取还一快取线资料。 23.如申请专利范围第19项之系统,其中,该第二埠是 PCI Express埠。 24.一种电脑系统,包括: 绘图晶片;及 集线器,耦合至该绘图晶片,其中,该集线器包括第 一埠以接收部份地满足读取请求之资料; 缓冲器,储存该资料;及 合并器,于经由该第一埠收到部份地满足该读取请 求之其它资料时,将该资料与该其它资料合并;及 串列埠,当该合并的资料达到预定大小时,递送该 合并的资料。 25.如申请专利范围第24项之系统,其中,该集线器又 包括电路以将该读取请求分成多个读取,其中,接 收该资料以回应该多个读取之一。 26.如申请专利范围第25项之系统,其中,该多个读取 中每一读取会取还一快取线资料。 27.如申请专利范围第24项之系统,其中,该第二埠是 PCI Express埠。 图式简单说明: 图1系显示说忆体控制器集线器的介面之一实施例 。 图2系显示流程图,说明记忆体控制器集线器的PCI Express介面中处理读取请求之实施例。 图3系显示电脑系统的一实施例。
地址 美国