发明名称 多组变频调速系统智能控制装置
摘要 本发明公开了一种多组变频调速系统智能控制装置,CPU控制单元通过地址总线和数据总线分别与AD模数转换器、DA数模转换器、输入输出设备及存储器连接,AD模数转换器连接传感器接口电路;DA数模转换器连接变频器接口电路;输入地址译码电路通过地址总线上连CPU控制单元,下接AD模数转换器;输出地址译码电路通过地址总线上连CPU控制单元,下接DA数模转换器;控制输入端口、状态输出端口,分别通过控制输入电路、控制输出电路与地址总线和数据总线连接CPU控制单元。具有与动力回路控制、工作状态控制分离配置的、可方便地接入或脱离系统的特点。
申请公布号 CN101013879A 申请公布日期 2007.08.08
申请号 CN200710077636.6 申请日期 2007.02.02
申请人 智勇;吕林生 发明人 智勇;吕林生
分类号 H02P27/04(2006.01);G05B19/418(2006.01);G05B15/02(2006.01) 主分类号 H02P27/04(2006.01)
代理机构 贵阳东圣专利商标事务有限公司 代理人 袁庆云
主权项 1、一种多组变频调速系统的智能控制装置,由CPU中央控制单元(2)、存储器(3)、输入输出设备(1)、AD模数转换器(6)、DA数模转换器(7)、接口电路、译码电路组成,其特征在于:CPU中央控制单元(2)通过地址总线(34)和数据总线(35)分别与AD模数转换器(6)、DA数模转换器(9)连接,AD模数转换器(6)连接传感器接口电路(10~25);DA数模转换器(9)连接变频器接口电路(26~33),每个变频器接口电路设有二个接口端,每个接口端连接一台变频器;输入地址译码电路(4)通过地址总线(34)上连CPU中央控制单元(2),下接AD模数转换器(6);输出地址译码电路(4)通过地址总线上连CPU中央控制单元,下接DA数模转换器(6);输入输出设备(1)与存储器(3)通过地址总线(34)和数据总线(35)与CPU中央控制单元(2)连接;控制输入端口(36~51),通过控制输入电路(7)与地址总线(34)和数据总线(35)连接CPU中央控制单元(2);状态输出端口(52~67),通过控制输出电路(8)与地址总线(34)和数据总线(35)连接CPU中央控制单元(2)。
地址 550001贵州省贵阳市中华北路67号华城大酒店6楼