发明名称 实现伪线仿真线路故障检测的装置及方法
摘要 本发明提供了一种伪线仿真线路故障检测的装置,包括抖动缓冲存储器、抖动缓存读写指针控制电路、抖动缓存状态判决电路、序列号合法性分析电路。本发明还提供了一种实现伪线仿真线路故障检测的方法,包括:获取抖动缓冲存储器的存储状态,及所述抖动缓冲存储器中存储的数据包的数量,当所述抖动缓冲存储器的存储容量达到或小于一临界值时,则判决TDM伪线发生故障。本发明还提供了另一种实现伪线仿真线路故障检测的方法,包括:检测抖动缓冲存储器接收到的数据包的序列号,当所述序列号非连续,则判决伪线发生故障。采用本发明的故障检测方法缩短了故障检测时间,进而提高故障修复速度,缩短了通信链路的业务中断时间,并且减轻了CPU的负担。
申请公布号 CN101013928A 申请公布日期 2007.08.08
申请号 CN200710000467.6 申请日期 2007.02.07
申请人 华为技术有限公司 发明人 邹峘浩;郭飞;才军;梁冰
分类号 H04J3/14(2006.01);H04L12/26(2006.01);H04B17/00(2006.01) 主分类号 H04J3/14(2006.01)
代理机构 北京德琦知识产权代理有限公司 代理人 宋志强;麻海明
主权项 1、一种实现伪线仿真线路故障检测的装置,其特征在于,包括:抖动缓冲存储器,用于存储接收到的数据包;抖动缓存状态判决电路,用于获取所述抖动缓冲存储器的存储状态,及所述抖动缓冲存储器中存储的数据包的数量,并根据所述抖动缓冲存储器的存储容量判决是否发生线路故障。
地址 518129广东省深圳市龙岗区坂田华为总部办公楼