发明名称 A/D转换器电路
摘要 本发明提供了一种能高速操作而没有由于高位比较器的比较操作而引起的、影响低位比较器电压比较的基准电压的电压电平的基准电压波动的A/D转换器电路。第一开关(SW11A、SW12A、SW13A)和第二开关(SW11B、SW12B、SW13B)分别设置在高位比较器(COMP 11、12、13)的基准电压端(REF)与链式电阻元阵列的分压端(N1)、(N2)、(N3)之间。电压保持电容元(C11、C12、C13)接在第一开关与第二开关之间。在取输入电压VAIN时,第一开关接通,从而将高位基准电压(VN1、VN2、VN3)取至电压保持电容元。然后,第一开关断开而第二开关接通,从而向高位比较器提供高位基准电压,进行电压比较操作。
申请公布号 CN1326329C 申请公布日期 2007.07.11
申请号 CN02150269.2 申请日期 2002.11.07
申请人 富士通株式会社 发明人 铃木久雄
分类号 H03M1/12(2006.01) 主分类号 H03M1/12(2006.01)
代理机构 中国国际贸易促进委员会专利商标事务所 代理人 吴丽丽
主权项 1.一种A/D转换器电路,所述A/D转换器电路包括:一个或多个执行A/D转换的电压比较器;以及一个电阻元阵列,具有多个分压端,用来为各个分压端上的相应电压比较器产生各自的基准电压;其中,所述A/D转换器电路还包括基准电压保持部分,每个基准电压保持部分与相应的分压端相关联,用来保持各分压端提供的相应基准电压,并且在每个分压端与相应基准电压保持部分电隔离后为相应电压比较器提供所保持的相应基准电压,所述基准电压保持部分包括:电压保持电容元,第一开关部分,用于控制电压保持电容元和分压端之间的连接,以及第二开关部分,用于控制电压保持电容元和电压比较器之间的连接。
地址 日本神奈川