发明名称 DETECCION DE FASE DIGITAL, LINEAL, SIN BANDA MUERTA.
摘要 Un bucle de bloqueo de fase (200) fraccionario en N que comprende: un detector de fase (201; 1200) que comprende: una primera entrada dispuesta para recibir una señal de reloj de referencia; una segunda entrada dispuesta para recibir una señal de realimentación; y un circuito de comparación para generar una señal de salida de un detector de fase que es función de la diferencia de fase entre la señal de reloj de referencia y la señal de realimentación; un filtro (207) de bucle para generar una señal de control de frecuencia proveniente de la señal de salida del detector de fase; un circuito (209) para generar una señal de salida del bucle de bloqueo de fase que tiene una frecuencia que está controlada por la señal de control de frecuencia; un divisor (205) de frecuencia para generar la señal de realimentación a partir de la señal de salida del bucle de bloqueo de fase; y un modulador de sigma-delta (211) para generar valores de división para dicho divisor de frecuencia; caracterizado porqueel bucle de bloqueo de fase comprende, además, medios para desplazar un punto de funcionamiento del detector de fase a una posición con una señal de salida del detector de fase distinta de cero y una diferencia de fase distinta de cero correspondiente entre la señal de reloj de referencia y la señal de realimentación, de manera que la señal de salida del detector de fase, para un margen predeterminado de diferencias de fase, tanto positivas como negativas, entre la señal de reloj de referencia y la señal de realimentación, es generada como una función substancialmente lineal de la diferencia de fase entre la señal de reloj de referencia y la señal de realimentación.
申请公布号 ES2276806(T3) 申请公布日期 2007.07.01
申请号 ES20010953155T 申请日期 2001.05.21
申请人 TELEFONAKTIEBOLAGET LM ERICSSON (PUBL) 发明人 MATTISSON, SVEN;HAGBERG, HANS;NILSSON, MAGNUS
分类号 H03D13/00;H03L7/089;H03L7/197 主分类号 H03D13/00
代理机构 代理人
主权项
地址